在线咨询
eetop公众号 创芯大讲堂 创芯人才网
切换到宽版

EETOP 创芯网论坛 (原名:电子顶级开发网)

手机号码,快捷登录

手机号码,快捷登录

找回密码

  登录   注册  

快捷导航
搜帖子
查看: 415|回复: 2

[讨论] ADC设计有效位数怎么决定?

[复制链接]
发表于 2024-10-17 11:12:36 | 显示全部楼层 |阅读模式

马上注册,结交更多好友,享用更多功能,让你轻松玩转社区。

您需要 登录 才可以下载或查看,没有账号?注册

x
如果ADC的输入信号算出来的信噪比,对应的有效位数只有10位多点,那么需要的ADC的有效位数应该是多少就应该满足要求了,还是说越高越好?
发表于 2024-10-17 13:52:17 | 显示全部楼层
如果输入信号传递过来的信噪比就只有10bits左右,那你ADC精度再高也没啥用,整体的性能被限制在ADC前端。所以你搞个大于10bits就差不多了,尽量高6dB就差不多了(也就是1bit)
 楼主| 发表于 2024-10-17 14:24:58 | 显示全部楼层


w453 发表于 2024-10-17 13:52
如果输入信号传递过来的信噪比就只有10bits左右,那你ADC精度再高也没啥用,整体的性能被限制在ADC前端。所 ...


目前前仿做到11位了,应该快满足要求了
您需要登录后才可以回帖 登录 | 注册

本版积分规则

关闭

站长推荐 上一条 /2 下一条


小黑屋| 手机版| 关于我们| 联系我们| 在线咨询| 隐私声明| EETOP 创芯网
( 京ICP备:10050787号 京公网安备:11010502037710 )

GMT+8, 2024-11-29 10:51 , Processed in 0.018179 second(s), 7 queries , Gzip On, Redis On.

eetop公众号 创芯大讲堂 创芯人才网
快速回复 返回顶部 返回列表