在线咨询
eetop公众号 创芯大讲堂 创芯人才网
切换到宽版

EETOP 创芯网论坛 (原名:电子顶级开发网)

手机号码,快捷登录

手机号码,快捷登录

找回密码

  登录   注册  

快捷导航
搜帖子
查看: 1157|回复: 3

[求助] 版图DRC仿真出现错误

[复制链接]
发表于 2023-7-7 09:24:53 | 显示全部楼层 |阅读模式

马上注册,结交更多好友,享用更多功能,让你轻松玩转社区。

您需要 登录 才可以下载或查看,没有账号?注册

x
对版图仿真不熟悉,跑DRC的时候出现一个错误:“No. of V6s when either or both M5 and M6 width >0.9um is 2”,这个问题应该怎么解决,是因为什么啊?
7bf055ed6ec762c7ee6dbf614cdd095.jpg
发表于 2023-7-7 09:29:29 | 显示全部楼层
当m5或m6宽度大于0.9,via的个数是2
发表于 2023-7-7 09:34:56 | 显示全部楼层
仿真presim/postsim
calibre drc check,rule就字面意思,metalWidth>0.9,至少俩孔
发表于 2023-7-7 09:44:37 | 显示全部楼层
【利用Cadence Virtuoso对放大器(模拟电路)版图绘制的全流程演示(含DRC,LVS纠错过程)】 https://www.bilibili.com/video/B ... 42f9138878ccaa31f8f

这个感觉是个很不错的视频教程
您需要登录后才可以回帖 登录 | 注册

本版积分规则

关闭

站长推荐 上一条 /2 下一条

×

小黑屋| 手机版| 关于我们| 联系我们| 在线咨询| 隐私声明| EETOP 创芯网
( 京ICP备:10050787号 京公网安备:11010502037710 )

GMT+8, 2024-11-29 09:40 , Processed in 0.015936 second(s), 7 queries , Gzip On, Redis On.

eetop公众号 创芯大讲堂 创芯人才网
快速回复 返回顶部 返回列表