在线咨询
eetop公众号 创芯大讲堂 创芯人才网
切换到宽版

EETOP 创芯网论坛 (原名:电子顶级开发网)

手机号码,快捷登录

手机号码,快捷登录

找回密码

  登录   注册  

快捷导航
搜帖子
查看: 4563|回复: 4

[求助] 求助怎样推导ldo片外电容提供主极点

[复制链接]
发表于 2020-9-8 10:06:15 | 显示全部楼层 |阅读模式

马上注册,结交更多好友,享用更多功能,让你轻松玩转社区。

您需要 登录 才可以下载或查看,没有账号?注册

x
怎样推导ldo片外电容提供主极点

3c1da2a22a48833e294d24d355f41b7.bmp



发表于 2020-9-8 15:00:37 | 显示全部楼层
片外电容提供主极点的方法很不安全,输出阻抗基本可以认为是输出电压除以输出电流。
满载情况和空载情况下输出级极点频率会差出数十万倍的差距。
发表于 2020-9-8 15:09:27 | 显示全部楼层
这个很容易的,就按照拉扎维书上的来
算LDO的极点时候要空载和满载情况各算一次
另外RL就改成ZL,ZL里必须包含ESR电阻,主极点电容的串联电阻对稳定性影响很大
从头写起,几小时也能算出来

一般来说,外挂大电容可以让你的主极点在任何情况下都比副主极点小几个数量级,负载大小只改变带宽,但ESR电阻会严重限制稳定性
发表于 2020-9-8 15:41:34 | 显示全部楼层
建议楼主搞以下capless或者capfree之类的LDO。
无论什么样的LDO,求解主极点的最好方法是画出等效电路图,列出小信号方程,然后求解。这样楼主会知道增益、带宽、各个极点和零点都由哪些参数决定。
发表于 2020-9-8 15:41:47 | 显示全部楼层
片外提供dominant pole的情况必须是没有大电流重载,使得Rl和C形成的极点不落入次极点附近。
相对安全操作是使用miller将主极点定在miller电容左侧,这个极点位置相对稳定。但需要防范在空载下分压电阻和输出电容C产生的低频输出极点与主极点靠近。此时可能需要将分压电阻定小,使得输出极点最低频与主极点高出半个decade以上。
您需要登录后才可以回帖 登录 | 注册

本版积分规则

关闭

站长推荐 上一条 /2 下一条

小黑屋| 手机版| 关于我们| 联系我们| 隐私声明| EETOP 创芯网
( 京ICP备:10050787号 京公网安备:11010502037710 )

GMT+8, 2025-2-22 02:30 , Processed in 0.017577 second(s), 8 queries , Gzip On, Redis On.

eetop公众号 创芯大讲堂 创芯人才网
快速回复 返回顶部 返回列表