马上注册,结交更多好友,享用更多功能,让你轻松玩转社区。
您需要 登录 才可以下载或查看,没有账号?注册
x
本帖最后由 xqandwn 于 2020-4-1 19:17 编辑
背景
有幸得到一块安路科技2019年举办的大学生FPGA竞赛开发板SparkRoad,在得知安路科技的编译工具TD软件中集成了RISC-V软核后,开始了RISC-V软核IP的使用并记录下笔记以备后续查阅。本次使用的软件平台为TD4.6.13941,硬件平台为SparkRoad开发板。
IP例化流程 第一步:打开TD软件,软件界面如图 2-1所示:
图 2-1 TD软件主界面
第二步:点击Tools选择IP Generator选项,弹出IP对话框,如图 2-2所示:
图 2-2 IP界面
第三步:选择Create a new IP core,点击ok,弹出IP向导,如图 2-3所示:
图 2-3 IP向导
第四步:填入的IP文件名,选择保存目录,点击ok,弹出IP列表:
图 2-4 IP列表
第五步:RISC-V软核的IP界面如下:
IP很简洁,包含基本的串口、外部中断*32、32个双向GPIO、32位BUS,整体功能和xilinx MicroBlaze Micro Controller System相似。
图 2-5 RISC-V软核界面
....未完待续....
|