在线咨询
eetop公众号 创芯大讲堂 创芯人才网
切换到宽版

EETOP 创芯网论坛 (原名:电子顶级开发网)

手机号码,快捷登录

手机号码,快捷登录

找回密码

  登录   注册  

快捷导航
搜帖子
查看: 1879|回复: 2

[求助] 添加DUMY时那些模块或者走线需要加屏蔽层

[复制链接]
发表于 2019-6-19 10:50:24 | 显示全部楼层 |阅读模式

马上注册,结交更多好友,享用更多功能,让你轻松玩转社区。

您需要 登录 才可以下载或查看,没有账号?注册

x
小弟最后做金属密度填充,请问哪些模块或者走线需要加Block层
发表于 2019-6-19 11:14:25 | 显示全部楼层
你好,
有这么个思考框架供你参考:
需要block dummy的地方分两类,
1,dummy会影响芯片性能的——比如某些特殊器件本身就已经加了某些层次的dummy-Block(ESD,BJT,etc),高频部分会受到临近金属影响的,匹配器件周围添加dummy可能会使得匹配器件周围图形不对称的,其他dummy可能会影响芯片性能的情况。
2,dummy会影响后续芯片的修改的——比如有改版需求,有FIB需求,有option的……

如果没有足够的理由阻止人家填充dummy,那出于提高良率的目的,就别block了。
发表于 2019-6-19 11:18:03 | 显示全部楼层
哪些要加block,这不是designer 要决定的吗?
高频高压,需要特殊匹配的就block
但是即使加block,最后还是要pass density rule,不能说你这里加了block,dummy 加不进去就可以违反
您需要登录后才可以回帖 登录 | 注册

本版积分规则

关闭

站长推荐 上一条 /2 下一条


小黑屋| 手机版| 关于我们| 联系我们| 在线咨询| 隐私声明| EETOP 创芯网
( 京ICP备:10050787号 京公网安备:11010502037710 )

GMT+8, 2024-11-29 04:47 , Processed in 0.017077 second(s), 8 queries , Gzip On, Redis On.

eetop公众号 创芯大讲堂 创芯人才网
快速回复 返回顶部 返回列表