在线咨询
eetop公众号 创芯大讲堂 创芯人才网
切换到宽版

EETOP 创芯网论坛 (原名:电子顶级开发网)

手机号码,快捷登录

手机号码,快捷登录

找回密码

  登录   注册  

快捷导航
搜帖子
查看: 1556|回复: 0

[原创] 例说FPGA连载75:FX2与FPGA之SignalTap II与功能概述

[复制链接]
发表于 2017-2-19 20:26:31 | 显示全部楼层 |阅读模式

马上注册,结交更多好友,享用更多功能,让你轻松玩转社区。

您需要 登录 才可以下载或查看,没有账号?注册

x
例说FPGA连载75FX2FPGASignalTap II与功能概述

特权同学,版权所有

配套例程和更多资料下载链接:

http://pan.baidu.com/s/1c0nf6Qc

1.jpg


         FPGAFX2芯片之间的SlaveFIFO接口如图14.13所示,这26个有效信号线(fx2_flagbfx2_flagc信号线实际上并没有使用)若是使用传统的逻辑分析仪进行检测,恐怕连线的工作就要折腾我们一个大半天,况且更痛苦的是我们的电路板上貌似还没有留出专门的测试点供连接,这就使得这些信号的观察难上加难。

2.jpg

14.13 SlaveFIFO接口连接

怎么办?FPGA的可编程特性此时要发挥出强大的优势了,它甚至灵活到在线调试的手段都能够“可编程”为设计的一部分。该例程我们将要通过FPGA器件内部例化一个In-System Logic Analyzer进行在线的板级调试。这个In-System Logic Analyzer有个很帅气的名字叫做“SignalTapII”。

如图14.14所示,我们这个在线逻辑分析仪内嵌在了FPGA中,借助于PLL产生的时钟信号fx2_pclk作为采样时钟,与FX2连接的其它信号将作为被采样信号连接到在线逻辑分析仪中。通过JTAG线缆,我们在PC端的Quartus II中将会观察到这些信号的波形。

3.jpg

图14.14 In-System LogicAnalyzer功能框图






您需要登录后才可以回帖 登录 | 注册

本版积分规则

关闭

站长推荐 上一条 /2 下一条

小黑屋| 手机版| 关于我们| 联系我们| 隐私声明| EETOP 创芯网
( 京ICP备:10050787号 京公网安备:11010502037710 )

GMT+8, 2025-2-23 07:03 , Processed in 0.014693 second(s), 8 queries , Gzip On, Redis On.

eetop公众号 创芯大讲堂 创芯人才网
快速回复 返回顶部 返回列表