|
马上注册,结交更多好友,享用更多功能,让你轻松玩转社区。
您需要 登录 才可以下载或查看,没有账号?注册
x
最近在debug一个系统时钟用的锁相环。虽然以后的用途是IP,但是前期还是要封测一下,测试性能是否达标。
目前的方法是将PLL的高频输出通过PAD输出,通过示波器测量其Jcc(p2p)判断其性能的。发现跟设计预期偏差很大。
想问一下各位的是,PLL的高频输出一般通过什么类型的PAD接出来呢?普通IO?还是高速IO?使用示波器测量该点信号时,有什么注意事项呢?
ps:高频锁相环(无线通信领域)的输出测试,是通过什么PAD接出来呢?其输出的幅值是多少呢?能达到IO电压的满摆幅吗?还是幅值很小。
我之前见过一种射频PAD,就是一块纯金属。在射频领域,这种类型PAD一般都是干什么用的啊?
另外一个关心的PAD就是电荷泵的输出了。这个点的电压直接控制VCO,一般PLL的电路设计都是尽量使这点的电压在锁定时保持稳定。如果在芯片测试阶段想测量该点电压的话,电路内部应该用什么样的方式将其引出?因为很多PLL都是外接滤波电容的,而有些则是全为片上电容。请分别说一下吧。
还有就是测量CP点的电压对判断PLL的性能有帮助吗?
之前一直没有接触过测试,问的问题可能不太清楚,欢迎大家指导!! |
|