在线咨询
eetop公众号 创芯大讲堂 创芯人才网
切换到宽版

EETOP 创芯网论坛 (原名:电子顶级开发网)

手机号码,快捷登录

手机号码,快捷登录

找回密码

  登录   注册  

快捷导航
搜帖子
查看: 1897|回复: 6

[求助] pll设置为小数分频时,测试的PGA的噪低比pll设置为整数分频时高20dB

[复制链接]
发表于 2015-7-14 09:37:50 | 显示全部楼层 |阅读模式

马上注册,结交更多好友,享用更多功能,让你轻松玩转社区。

您需要 登录 才可以下载或查看,没有账号?注册

x
pll设置为小数分频模式时,测试的PGA的噪底比pll设置为整数分频模式时高20dB,请问是什么原因
发表于 2015-7-14 15:21:24 | 显示全部楼层
无头无脑,莫名其妙
发表于 2015-7-15 15:14:01 | 显示全部楼层
看了半天不知道说的是啥!
发表于 2015-7-16 10:56:28 | 显示全部楼层
问题描述很成问题
发表于 2015-7-16 12:56:26 | 显示全部楼层
不错 学习一下
 楼主| 发表于 2015-7-20 11:39:55 | 显示全部楼层
思维广度不够吧.我说的是测试链路的时候,RX和PLL同时开,PLL开在小数模式跟整数模式相比,RX测试的噪底恶化了20dB.目前看是mash模块的数字信号高次谐波衬底耦合到RX前端的可能性比较大

回复 2# fuyibin
发表于 2015-7-20 11:43:24 | 显示全部楼层
小数分频时钟不干净吧,然后mixing 到adc 采样了
您需要登录后才可以回帖 登录 | 注册

本版积分规则

关闭

站长推荐 上一条 /1 下一条

小黑屋| 手机版| 关于我们| 联系我们| 在线咨询| 隐私声明| EETOP 创芯网
( 京ICP备:10050787号 京公网安备:11010502037710 )

GMT+8, 2024-11-17 14:43 , Processed in 0.017992 second(s), 7 queries , Gzip On, Redis On.

eetop公众号 创芯大讲堂 创芯人才网
快速回复 返回顶部 返回列表