在线咨询
eetop公众号 创芯大讲堂 创芯人才网
切换到宽版

EETOP 创芯网论坛 (原名:电子顶级开发网)

手机号码,快捷登录

手机号码,快捷登录

找回密码

  登录   注册  

快捷导航
搜帖子
查看: 5673|回复: 5

[求助] Dracula中DRC验证错误or fobid c56dsm:illegal context for active

[复制链接]
发表于 2015-1-11 12:51:41 | 显示全部楼层 |阅读模式

马上注册,结交更多好友,享用更多功能,让你轻松玩转社区。

您需要 登录 才可以下载或查看,没有账号?注册

x
本帖最后由 caotulang 于 2015-1-11 12:53 编辑

最近在学画版图,在cadence里的Dracula中作DRC验证,画了一个pmos管和一个电容。其他的有关距离的错误都比较好改。但是有两个错误不知道要怎么改,希望前辈们解答。
一,pmos中遇到的问题

pmos.png

图中白色地方,poly1与active交叠部分,为显示的错误地方。下面是具体的view drc error
pmos错误.png

下面是在drc规则文件中找到的关于错误的描述:
pmos错误详细.png

第二个错误,在电容版图中。中间白色框内为错误点
电容.png

view drc error窗口
电容错误.png

在drc中详细说明:
错误详细.png


errpyc.png

2.png

3.png

4.png


跪求大神解答!
 楼主| 发表于 2015-1-11 18:53:51 | 显示全部楼层
自己顶一个
 楼主| 发表于 2015-1-13 07:53:53 | 显示全部楼层
再顶一个。有木有大神?
 楼主| 发表于 2015-1-14 12:55:17 | 显示全部楼层
pmos的问题解决了,n-well有两层,clear和dark,用错了。电容还是有问题。继续等~~
发表于 2015-1-15 16:12:48 | 显示全部楼层
沒有design rule 難以解答
可能少了 CAP_mark 這層
看design rule 上
電容相關的部份試試
发表于 2015-1-22 23:06:36 | 显示全部楼层
得靠你自己看懂DRC文件,这是不允许的图层定义。比如说ACT,上面即没覆盖SP,也没SN,就单纯的一个ACT,这是不允许的
您需要登录后才可以回帖 登录 | 注册

本版积分规则

关闭

站长推荐 上一条 /2 下一条

×

小黑屋| 手机版| 关于我们| 联系我们| 在线咨询| 隐私声明| EETOP 创芯网
( 京ICP备:10050787号 京公网安备:11010502037710 )

GMT+8, 2024-11-23 18:34 , Processed in 0.025100 second(s), 10 queries , Gzip On, Redis On.

eetop公众号 创芯大讲堂 创芯人才网
快速回复 返回顶部 返回列表