在线咨询
eetop公众号 创芯大讲堂 创芯人才网
切换到宽版

EETOP 创芯网论坛 (原名:电子顶级开发网)

手机号码,快捷登录

手机号码,快捷登录

找回密码

  登录   注册  

快捷导航
搜帖子
EETOP诚邀模拟IC相关培训讲师 创芯人才网--重磅上线啦!
查看: 2502|回复: 1

[求助] 求一个adc原理图,我想画版图

[复制链接]
发表于 2014-5-7 11:36:40 | 显示全部楼层 |阅读模式
70资产
本帖最后由 咖啡猫 于 2014-5-7 12:56 编辑

小弟毕业设计是画一个ADC版图,
求哪位大哥发一个简单的adc原理图,我自己画版图  简单的最好  TLC0831
TLC5510

感激不尽!!最好是能够在0.18里画的
就这点信元,发了俩帖子都用了,着急用啊。大神帮帮忙。

发表于 2014-5-7 18:11:02 | 显示全部楼层

                               
登录/注册后可看大图

那是一個SAR的ADC,
SAR的ADC需要先有一個DAC和一個SAR的控制器。
SAR控制器的原理:
在最初SOC(start of converter)時。D[7:0]重置為初始值:1000_0000

第一個cycle把1000_0000轉為類比電位和analog sample input 比較。
比較的結果存入D[7],且原本的D[7:1]各向右shift一個bit。
比如說若analog sample input 電壓比DAC的輸入高(比較器輸出為1),
則下一個cycle的D[7:0]的結果則為1100_0000(反之則為0100_0000)
第二個cycle再把新的D[7:0]的值轉為類比和analog sample input 比較。
再把結果存入D[6], 而原本D[6:1]的值再向右shift一個bit
比如說第二次比較結果為0,
則新的D[7:0]的值則為:1010_0000
第三個cycle再把新的D[7:0]的值轉為類比和analog sample input 比較。
再把結果存入D[5], 而原本D[5:1]的值再向右shift一個bit
重復以上步驟,再把結果存到D[4], D[3], D[2], D[1], D[0]
直到第八個cycle原本最前面的1被shift出去。
第八個cycle時EOC(end of converter)會變成1,而此時留在D[7:0]的值就是ADC的digital值。
您需要登录后才可以回帖 登录 | 注册

本版积分规则

关闭

站长推荐 上一条 /1 下一条


小黑屋| 手机版| 关于我们| 联系我们| 隐私声明| EETOP 创芯网
( 京ICP备:10050787号 京公网安备:11010502037710 )

GMT+8, 2024-12-30 02:08 , Processed in 0.014110 second(s), 6 queries , Gzip On, Redis On.

eetop公众号 创芯大讲堂 创芯人才网
快速回复 返回顶部 返回列表