在线咨询
eetop公众号 创芯大讲堂 创芯人才网
切换到宽版

EETOP 创芯网论坛 (原名:电子顶级开发网)

手机号码,快捷登录

手机号码,快捷登录

找回密码

  登录   注册  

快捷导航
搜帖子
EETOP诚邀模拟IC相关培训讲师 创芯人才网--重磅上线啦!
查看: 5033|回复: 8

[求助] 请教同步BUCK DCDC中与电感连接的芯片输出端的信号上升下降时间如何确定?

[复制链接]
发表于 2010-1-7 10:25:54 | 显示全部楼层 |阅读模式

马上注册,结交更多好友,享用更多功能,让你轻松玩转社区。

您需要 登录 才可以下载或查看,没有账号?注册

x
请教各位:
     在设计同步DCDC BUCK时,与电感相连接的芯片PWM信号输出端的上升下降时间如何确定?时间太长了影响效率,太短了有可能会造成输出的功率管Latch up,如何折衷考虑?
 楼主| 发表于 2010-1-8 14:09:18 | 显示全部楼层
怎么没有回复?是不是问题太笼统了?
如下图主要是SW PIN脚的上升下降沿!
QQQQ.bmp
发表于 2010-1-9 10:26:25 | 显示全部楼层
要看你的gate driver IC dv/dt的能力。设计正确的driver不应该有dv/dt的问题。SW node的slew rate原则上讲是越快越好,这样switching loss小,但是还有一些其他的考虑,比如EMI,下管cdv/dt turn on,overshoot引起的break down等等。在兼顾这些的同时,应该越快越好。
 楼主| 发表于 2010-1-11 14:23:15 | 显示全部楼层
不知道业界有没有一个大概的经验值,比如内部电路频率为多少的时候对应的上升下降时间的大概范围?
发表于 2010-6-29 16:52:22 | 显示全部楼层
顶起来,同问
发表于 2010-7-9 23:14:15 | 显示全部楼层
同问一下啊
发表于 2010-7-10 16:12:12 | 显示全部楼层
这个需要考虑寄生效应
一般的话 几个ns差不多吧
如果重叠的话 应该不是latch up 而是 short through  就是上下管同时开启
发表于 2010-8-2 15:50:32 | 显示全部楼层
我记得National Semi有一个application notes对gate drive有介绍,TI好像也有一篇,你可以在网上找找看看呀,我找到发给你
发表于 2010-8-2 19:36:33 | 显示全部楼层
8# 雨田

雨田兄,找到的话,麻烦上传共享一下,期待这份资料。
您需要登录后才可以回帖 登录 | 注册

本版积分规则

关闭

站长推荐 上一条 /1 下一条


小黑屋| 手机版| 关于我们| 联系我们| 隐私声明| EETOP 创芯网
( 京ICP备:10050787号 京公网安备:11010502037710 )

GMT+8, 2025-1-15 23:47 , Processed in 0.024090 second(s), 8 queries , Gzip On, Redis On.

eetop公众号 创芯大讲堂 创芯人才网
快速回复 返回顶部 返回列表