在线咨询 切换到宽版
eetop公众号 创芯大讲堂 创芯人才网

 找回密码
 注册

手机号码,快捷登录

手机号码,快捷登录

搜全文
查看: 3213|回复: 8

[求助] [求助]特权大大快粗来 小弟好多不明白 特意列了出来

[复制链接]
发表于 2015-4-10 22:13:43 | 显示全部楼层
我是那个贴吧里回复你的人哈,没想到你真到这儿来问了。。。我才去看了特权的那本书,关于三段式FSM,就是你的第一个问题,虽然他的输出信号cmd用nstate来触发,但我仍然坚持用cstate来触发,因为我们把状态机分开来,实际上是让时序跑得更好,但是运行结果仍然要和一段式FSM保持一致,才能达到我们的功能需求,显然在三段式FSM里,输出信号cmd用cstate来触发,结果才是和一段式FSM一致的,也最好理解。 我平时的项目里,都用的三段式,对于每个状态下的信号输出,全是用cstate来控制的,没有什么问题,不知道特权同学有什么高见。
第二个问题,我只能说,软件编译速度,基本取决于你的计算机水平,这个光靠设置软件,是起不到多大作用的,大的逻辑工程都是用服务器在跑。
第三个个问题,如果你非要让冗余信号保留,你可以再顶层输出端设置一个1bit的test_out,把你所有要观察的信号,都通过逻辑运算赋值给这个test_out信号,最后在约束力不给它分配引脚,就行了,只要有输出,是不会被综合掉的,任何综合器都有效,不需要添加什么专用保留的注释。
回复 支持 反对

使用道具 举报

您需要登录后才可以回帖 登录 | 注册

本版积分规则

关闭

站长推荐 上一条 /1 下一条


手机版| 小黑屋| 关于我们| 联系我们| 隐私声明| EETOP 创芯网
( 京ICP备:10050787号 京公网安备:11010502037710 )

GMT+8, 2025-9-21 02:41 , Processed in 0.009837 second(s), 4 queries , Gzip On, Redis On.

eetop公众号 创芯大讲堂 创芯人才网
快速回复 返回顶部 返回列表