在线咨询
eetop公众号 创芯大讲堂 创芯人才网
切换到宽版

EETOP 创芯网论坛 (原名:电子顶级开发网)

手机号码,快捷登录

手机号码,快捷登录

找回密码

  登录   注册  

快捷导航
搜帖子
查看: 7235|回复: 13

[原创] 在电路设计时,需要对IO端口加上拉电阻吗?

[复制链接]
发表于 2011-8-17 15:47:26 | 显示全部楼层 |阅读模式

马上注册,结交更多好友,享用更多功能,让你轻松玩转社区。

您需要 登录 才可以下载或查看,没有账号?注册

x
在数字电路设计中,如果没有特殊说明,对IO端口进行包端口时需要加上拉电阻吗?还是不进行任何处理?谢谢!
发表于 2011-8-28 20:17:52 | 显示全部楼层
看具体情况而定!
发表于 2011-8-29 17:37:07 | 显示全部楼层
如果没有要求,最好加上拉下拉电阻,如果floating的话容易漏电。另外对于确定的状态对设计也比较好。
发表于 2011-9-7 14:21:16 | 显示全部楼层
楼上是正解
发表于 2011-9-16 22:24:31 | 显示全部楼层
同意4楼的解释,增加一些说明,
尽量选择带上拉和下拉电阻的IO,在逻辑设计过程中,让Io的上拉或下拉使能被寄存器可控,这样就变成系统可以通过软件来改变是否上下拉了。
另外,对于上电过程中IO的控制,
建议在复位之后默认为输入,并且上拉或下拉连上,等cpu跑起来之后再根据需要改变io的放下和上下拉。
此处不包括那些在复位之后必须使用的IO,比如加载SPI的端口当然要根据实际功能来定
发表于 2011-11-10 10:13:28 | 显示全部楼层
学习了
发表于 2012-2-7 23:15:48 | 显示全部楼层
我来专业地回答一下吧。一切IC子模块的输入端都必须连接,不允许floating,否则芯片功耗会及其巨大。整个芯片的输入pin也必须有默认的上拉或者下拉,只是pad里面已经带这个功能了。
发表于 2012-2-15 19:09:55 | 显示全部楼层
最好加默认弱上拉或弱下拉,保证IO无驱动时的状态稳定。
不过,更重要的是,要和PCB设计者协调好,避免板上驱动与IO上下拉方向相反而产生漏电。
发表于 2012-2-19 14:10:37 | 显示全部楼层
要看情况,有必要才加。有些芯片本身IO接口是带上拉下拉的。
发表于 2012-2-21 13:56:26 | 显示全部楼层
加上比较好,现在芯片有的负荷能力太弱了
您需要登录后才可以回帖 登录 | 注册

本版积分规则

关闭

站长推荐 上一条 /2 下一条

小黑屋| 关于我们| 联系我们| 在线咨询| 隐私声明| EETOP 创芯网
( 京ICP备:10050787号 京公网安备:11010502037710 )

GMT+8, 2024-4-26 22:52 , Processed in 0.080392 second(s), 10 queries , Gzip On, Redis On.

eetop公众号 创芯大讲堂 创芯人才网
快速回复 返回顶部 返回列表