在线咨询
eetop公众号 创芯大讲堂 创芯人才网
切换到宽版

EETOP 创芯网论坛 (原名:电子顶级开发网)

手机号码,快捷登录

手机号码,快捷登录

找回密码

  登录   注册  

快捷导航
搜帖子
楼主: erer313

[原创] 关于可测试性设计DFT

[复制链接]
发表于 2011-6-16 13:23:13 | 显示全部楼层
谢谢!!!
发表于 2011-9-7 22:32:33 | 显示全部楼层
好。谢谢
发表于 2012-1-9 11:16:18 | 显示全部楼层
2楼是正解
发表于 2014-5-28 09:38:46 | 显示全部楼层
好东西,受教了
发表于 2014-5-28 18:59:37 | 显示全部楼层
回复 1# erer313


   你如果用DC 做scan chain 你付出的成本是晶片面積撐大(flip flop換成 mux flip flop) 而且APR面積會再撐大 我都是自己做test pattern 再看toggle rate (這樣做很累 但是長期看是省很多) 其實測試機台灌pattern速度都很快 在量產測試成本差別兩者不是不是很大 我建議是自己做test mode & test pattern
发表于 2014-11-10 22:18:27 | 显示全部楼层
这是好冬冬
发表于 2014-11-13 14:39:26 | 显示全部楼层
回复 26# 朱立平

没搞懂。SCAN chain 难道不是必须用带scan端口的DFF吗?可以用不带scan端口的DFF做SCAN CHAIN 吗?
发表于 2014-11-16 15:24:22 | 显示全部楼层
回复 5# 小丫


   说的太好了!
发表于 2018-12-14 13:21:13 | 显示全部楼层
发表于 2018-12-22 16:02:39 | 显示全部楼层
您需要登录后才可以回帖 登录 | 注册

本版积分规则

关闭

站长推荐 上一条 /2 下一条

×

小黑屋| 关于我们| 联系我们| 在线咨询| 隐私声明| EETOP 创芯网
( 京ICP备:10050787号 京公网安备:11010502037710 )

GMT+8, 2024-4-26 10:58 , Processed in 0.041610 second(s), 5 queries , Gzip On, Redis On.

eetop公众号 创芯大讲堂 创芯人才网
快速回复 返回顶部 返回列表