在线咨询
eetop公众号 创芯大讲堂 创芯人才网
切换到宽版

EETOP 创芯网论坛 (原名:电子顶级开发网)

手机号码,快捷登录

手机号码,快捷登录

找回密码

  登录   注册  

快捷导航
搜帖子
123
返回列表 发新帖
楼主: liuguojia612

[求助] PLL输出抖动问题

[复制链接]
发表于 2020-8-5 14:29:25 | 显示全部楼层


lwjee 发表于 2011-6-2 17:30
电源噪声怎么仿真呢,也就是怎么在仿真的时候考虑到电源噪声?

谢谢


您好请教一下,jitter的一般是怎么仿真的?跑瞬态,用波形查看工具自带的jitter工具,计算锁定后频率的jitter吗?
发表于 2020-8-10 09:05:45 | 显示全部楼层


摩卡咖啡 发表于 2020-8-5 14:29
您好请教一下,jitter的一般是怎么仿真的?跑瞬态,用波形查看工具自带的jitter工具,计算锁定后频率的ji ...


频率的jitter是什么?不应该是时间的jitter吗,或者相位
发表于 2020-8-10 10:17:50 | 显示全部楼层
本帖最后由 摩卡咖啡 于 2020-8-12 14:03 编辑


lwjee 发表于 2020-8-10 09:05
频率的jitter是什么?不应该是时间的jitter吗,或者相位


呃我表达的不太合适,不是频率的jitter,我的意思是tran仿真得到pll锁定后的输出波形,通过波形查看工具计算。像下图这样 image.png
还是说一般通过其它方法?
比如相位噪声是通过pss+pnoise,分成几个部分仿真,然后再通过传输函数拟合成相位噪声。那jitter通过得到的总相位噪声通过转换公式得到的吗?
image.png
发表于 2020-8-12 12:04:49 | 显示全部楼层


摩卡咖啡 发表于 2020-8-10 10:17
呃我表达的不太合适,不是频率的jitter,我的意思是tran仿真得到pll锁定后的输出波形,通过波形查看工具 ...


看眼图也可以。不过这只是看看理想电路工作的情况。
发表于 2020-12-30 23:21:31 | 显示全部楼层


摩卡咖啡 发表于 2020-8-10 10:17
呃我表达的不太合适,不是频率的jitter,我的意思是tran仿真得到pll锁定后的输出波形,通过波形查看工具计 ...


您好,我看到您图中的锁相环需要的锁定时间挺长的,请问您用trans会不会需要跑很久呢?比如一个礼拜?
发表于 2021-1-11 14:21:16 | 显示全部楼层


邓小力 发表于 2020-12-30 23:21
您好,我看到您图中的锁相环需要的锁定时间挺长的,请问您用trans会不会需要跑很久呢?比如一个礼拜?
...


没有,用hspice可能半个到一个小时就可以了
发表于 2021-1-11 14:36:41 | 显示全部楼层
power add RC to simulate
发表于 2023-8-11 18:24:54 | 显示全部楼层
来顶一个~~~
发表于 2024-4-12 10:58:37 | 显示全部楼层


摩卡咖啡 发表于 2020-8-10 10:17
呃我表达的不太合适,不是频率的jitter,我的意思是tran仿真得到pll锁定后的输出波形,通过波形查看工具计 ...


请问这个波形计算工具在哪啊,我想算锁相环的jitter,说是跑整体的tran,然后得到p2p jitter,然后 p2p jitter+BER系数*phase noise,这个具体的操作是啥啊
您需要登录后才可以回帖 登录 | 注册

本版积分规则

关闭

站长推荐 上一条 /2 下一条

小黑屋| 关于我们| 联系我们| 在线咨询| 隐私声明| EETOP 创芯网
( 京ICP备:10050787号 京公网安备:11010502037710 )

GMT+8, 2024-4-27 06:42 , Processed in 0.025461 second(s), 6 queries , Gzip On, Redis On.

eetop公众号 创芯大讲堂 创芯人才网
快速回复 返回顶部 返回列表