在线咨询
eetop公众号 创芯大讲堂 创芯人才网
切换到宽版

EETOP 创芯网论坛 (原名:电子顶级开发网)

手机号码,快捷登录

手机号码,快捷登录

找回密码

  登录   注册  

快捷导航
搜帖子
查看: 2189|回复: 3

[求助] LDO pass device design

[复制链接]
发表于 2018-9-7 16:50:33 | 显示全部楼层 |阅读模式

马上注册,结交更多好友,享用更多功能,让你轻松玩转社区。

您需要 登录 才可以下载或查看,没有账号?注册

x
我要设计的是dropout voltage 200mV,full load current 200mA,output voltage 1.5V
想问下大佬关于pass device 的仿真设计方法:
1.仿真的时候Cntl,我该给多大的电压值。
2.line regulation ,怎样通过仿真能得出IN(1.5+0.5)V——3.3V,得到稳定的输出值1.5V,这一步我扫描自己的ldo,发现我的管子的工作区间很小很小(在2.9——3V),超过这个值过着低于这个值,我得输出就是负数。

[url=] 1930c1bc37147eb54f7c793eb374c3f.png [/url]
发表于 2018-9-11 08:44:52 | 显示全部楼层
1.Cntl的最低值应该是能保证其前级所连下端的管子不脱离饱和区的最低电压,此时是LDO在保证能输出正常电压时的最大电流值(应适当大于200mA),如果此时输出电压过低则应继续增大调整管尺寸,如果此时输出电压电流都满足指标但压差很小(调整管进入线性区了)则应减小调整管尺寸。
2.可能是调整管尺寸小所致。输出电压负数的话感觉你的负载像是用的电流源,如果其他电路设计没问题的话说明调整管尺寸过小了。负载还可以尝试用1.5V/200mA=7.5Ohm或略小比如7Ohm的电阻试试,不会出现负值的输出电压,但电流源负载也是仿真要用到的。
 楼主| 发表于 2018-9-13 16:33:59 | 显示全部楼层
本帖最后由 asdsda 于 2018-9-13 17:06 编辑

回复 2# sea11038

谢谢,说的很清楚。确实用电阻负载之后不会出现负值情况。但是现在增大和减小的pass device size,我Vout还是输出稳定值1.5V,Vin的输出区间还是很窄,不是>1.7V.我的输出就稳定了。我上一下图吧。
ldo sch.png out.png
发表于 2018-9-14 11:40:47 | 显示全部楼层
回复 3# asdsda
Md管接成了二极管连接,Md管和Mp管变成了电流镜结构,Mp的电流几乎只和Md的电流成正比,Md不但没起到buffer的作用还起了坏作用。把buffer驱动结构再改改吧,不难的问题。
您需要登录后才可以回帖 登录 | 注册

本版积分规则

关闭

站长推荐 上一条 /2 下一条


小黑屋| 手机版| 关于我们| 联系我们| 在线咨询| 隐私声明| EETOP 创芯网
( 京ICP备:10050787号 京公网安备:11010502037710 )

GMT+8, 2024-11-24 11:13 , Processed in 0.017650 second(s), 8 queries , Gzip On, Redis On.

eetop公众号 创芯大讲堂 创芯人才网
快速回复 返回顶部 返回列表