在线咨询
eetop公众号 创芯大讲堂 创芯人才网
切换到宽版

EETOP 创芯网论坛 (原名:电子顶级开发网)

手机号码,快捷登录

手机号码,快捷登录

找回密码

  登录   注册  

快捷导航
搜帖子
查看: 3310|回复: 9

[求助] 关于全差分的CPPLL求问:给一个电容的两端(初始电位确定)同时充电,会有什么现象

[复制链接]
发表于 2017-4-5 16:19:55 | 显示全部楼层 |阅读模式

马上注册,结交更多好友,享用更多功能,让你轻松玩转社区。

您需要 登录 才可以下载或查看,没有账号?注册

x
本帖最后由 wtj803 于 2017-4-5 16:21 编辑

最近做CPPLL,电荷泵和滤波器都是全差分结构,环路锁定仿真的时候遇到了如下问题(由于Cycle slip或者其他原因,在开始工作时差分的Vctrl会被反向充电到电源地附近,之后再正确充放电时,共模反馈就不能正常工作,出现低电位端的电位不变,高电位端以2倍速度下降,然后稳定在错误的共模点上)。        
    之后我拿单个电容代替三阶的环路滤波器进行仿真,初始时将电荷泵差分输出端分别拉到电源和地,然后释放,让其工作(PFD输出恒定为一固定的周期脉冲),在充放电的时候也表现出相同的行为,通过计算I和C的关系,发现电容的两端一端基本保持低电平不变,另一端从电源电位开始,以2倍速度下降(即单端电流充电速度的2倍)
    上述仿真时电容为差分接法,即一端接P一端接N,之后我将单个的差分接法的电容替换为两个容值翻倍,单端接法的电容,即P、N端分别通过电容接到地,重复同样的仿真,工作状态是正常的,两端同时以一倍的速度向内靠近。


    为什么会出现这种现象呢?是因为差分接法时的电容两端均悬空吗?求大神指导,另外请问在采用差分结构的LPF时如何避免这个问题呢,因为电容很大,如果拆成2个,面积上不太能承受


    谢谢各位大神了!
发表于 2017-4-5 16:25:23 | 显示全部楼层
设计相应的初始化电路~
 楼主| 发表于 2017-4-6 15:39:34 | 显示全部楼层
回复 2# liuzhihuafl


   谢啦~   已经增加了一些监控和钳位的模块,但是这种接法下的电容为什么会出现这种现象还是没有搞明白
 楼主| 发表于 2017-4-10 16:50:48 | 显示全部楼层
顶一下
 楼主| 发表于 2017-4-13 16:03:47 | 显示全部楼层
顶一下
 楼主| 发表于 2017-4-18 14:10:38 | 显示全部楼层
顶一下
 楼主| 发表于 2017-4-20 14:47:02 | 显示全部楼层
顶一下
发表于 2017-4-25 15:31:41 | 显示全部楼层
共模反馈环路只有在up和dn都为1时才工作,而且共模反馈环路带宽很低,建议你初始化时将PFD的输出固定为11,LPF电容两端短接(不要拉倒电源和地),这样先让共模建立好,再让PLL环路开始工作。
 楼主| 发表于 2017-4-25 15:34:47 | 显示全部楼层
回复 8# liuzhihuafl


   本身的设计是在环路开始时PFD输出为11建立共模,不过LPF的两端没有短接,如果版图引入了offset的话,共模的稳定点并不是P\N两端同电位吧?这样会不会反而在释放的时候需要额外的时间回到引入offset后的稳定电位呢?
发表于 2020-7-13 15:53:27 | 显示全部楼层
mark一下
您需要登录后才可以回帖 登录 | 注册

本版积分规则

关闭

站长推荐 上一条 /2 下一条


小黑屋| 手机版| 关于我们| 联系我们| 在线咨询| 隐私声明| EETOP 创芯网
( 京ICP备:10050787号 京公网安备:11010502037710 )

GMT+8, 2024-12-23 03:10 , Processed in 0.024985 second(s), 7 queries , Gzip On, Redis On.

eetop公众号 创芯大讲堂 创芯人才网
快速回复 返回顶部 返回列表