在线咨询
eetop公众号 创芯大讲堂 创芯人才网
切换到宽版

EETOP 创芯网论坛 (原名:电子顶级开发网)

手机号码,快捷登录

手机号码,快捷登录

找回密码

  登录   注册  

快捷导航
搜帖子
查看: 5575|回复: 10

[求助] DCDC芯片内部mos管

[复制链接]
发表于 2016-8-16 17:34:13 | 显示全部楼层 |阅读模式

马上注册,结交更多好友,享用更多功能,让你轻松玩转社区。

您需要 登录 才可以下载或查看,没有账号?注册

x
有的DCDC不需要boost电容,而有的需要该自举电容,主要差别是内部mos管。内部采用是pmos还是nmos主要是什么区别?
发表于 2016-8-17 00:43:43 | 显示全部楼层
你的sub接哪裡?
接0V會出問題,要接最低電壓-5V。
你的Co_sub要接最高電壓+5V。
发表于 2016-8-17 08:20:17 | 显示全部楼层
回复 1# Radical608

以Buck为例,内部使用PMOS+NMOS的话,不需要Boost电容;如果内部使用NMOS+NMOS的话,那就需要Boost电容了。因为NMOS传导高电平会有阈值损失,用Boost电容和控制电路产生一个高于Vdd的电压可以避免这一点。
当然,用NMOS的最大优点肯定是节约面积,功率MOS很大,2-3倍的面积,还是很可观的。
 楼主| 发表于 2016-8-17 08:24:53 | 显示全部楼层

谢谢。不过,”因为NMOS传导高电平会有阈值损失“这句话怎么理解?很多DCDC规格书是高压输入的有boost,而低压输入没有boost电容。
高压与低压主要是考虑什么?求解释,非常感谢诶。
 楼主| 发表于 2016-8-17 08:27:24 | 显示全部楼层
回复 3# Roy-yu

谢谢。“因为NMOS传导高电平会有阈值损失”这话怎么理解。看了些DCDC规格书,高压输入的都是有boost电容,而低压的没有,这高压与低压主要考虑什么来选择pmos或者nmost??求解释,非常感谢。
发表于 2016-8-17 09:17:09 | 显示全部楼层
关于NMOS传导高电平的阈值损失,见Razavi书12.2节。
至于功率MOS管的选型,这得看具体的设计。
个人觉得,高压下,真的要用PMOS+NMOS管也不是不行,这并不是绝对的
 楼主| 发表于 2016-8-17 09:22:32 | 显示全部楼层
回复 6# Roy-yu


   ”至于功率MOS管的选型,这得看具体的设计。“,能不能帮忙举一两个例子,非常感谢。
发表于 2016-8-17 09:52:52 | 显示全部楼层
die size, latch-up
发表于 2016-8-17 13:58:40 | 显示全部楼层
发表于 2019-12-4 21:20:28 | 显示全部楼层
看看
您需要登录后才可以回帖 登录 | 注册

本版积分规则

关闭

站长推荐 上一条 /2 下一条


小黑屋| 手机版| 关于我们| 联系我们| 在线咨询| 隐私声明| EETOP 创芯网
( 京ICP备:10050787号 京公网安备:11010502037710 )

GMT+8, 2024-12-23 22:02 , Processed in 0.024762 second(s), 7 queries , Gzip On, Redis On.

eetop公众号 创芯大讲堂 创芯人才网
快速回复 返回顶部 返回列表