在线咨询
eetop公众号 创芯大讲堂 创芯人才网
切换到宽版

EETOP 创芯网论坛 (原名:电子顶级开发网)

手机号码,快捷登录

手机号码,快捷登录

找回密码

  登录   注册  

快捷导航
搜帖子
查看: 2093|回复: 5

[求助] 怎样检测一个数字信号低电平的宽度?

[复制链接]
发表于 2016-6-27 22:52:28 | 显示全部楼层 |阅读模式

马上注册,结交更多好友,享用更多功能,让你轻松玩转社区。

您需要 登录 才可以下载或查看,没有账号?注册

x
要设计一个IO电路,以硬件的方式实现外部中断(此时没有clock信号)。要求双沿检测,当pin端信号高/低电平宽度>70ns时,唤醒内部电路,从pin到内部输入端有施密特触发器。现在的问题是:怎样通过硬件来检测pin端高/低电平的宽度>70ns?一种方法是:pin端的信号延时70ns,再与该信号进行逻辑运算,但这种方法仅对于pin端信号无干扰时才可行。
请教各位有没有更好的方法,在考虑pin端干扰存在的情况下,来检测pin端高/低电平的宽度是否满足>70ns?非常感谢!
发表于 2016-6-28 09:34:24 | 显示全部楼层
在你延迟基础上,加上一定脉宽的滤波是否可行?
发表于 2016-6-28 09:56:50 | 显示全部楼层
施密特触发器已经去除干扰了。
发表于 2016-6-28 10:03:53 | 显示全部楼层
等待学习
发表于 2016-6-28 14:33:38 | 显示全部楼层
RC+schmitt trigger
 楼主| 发表于 2016-6-29 19:50:43 | 显示全部楼层
回复 2# hehuachangkai


    不明白你说的意思……
您需要登录后才可以回帖 登录 | 注册

本版积分规则

关闭

站长推荐 上一条 /1 下一条

小黑屋| 手机版| 关于我们| 联系我们| 在线咨询| 隐私声明| EETOP 创芯网
( 京ICP备:10050787号 京公网安备:11010502037710 )

GMT+8, 2024-9-30 05:36 , Processed in 0.017599 second(s), 9 queries , Gzip On, Redis On.

eetop公众号 创芯大讲堂 创芯人才网
快速回复 返回顶部 返回列表