在线咨询
eetop公众号 创芯大讲堂 创芯人才网
切换到宽版

EETOP 创芯网论坛 (原名:电子顶级开发网)

手机号码,快捷登录

手机号码,快捷登录

找回密码

  登录   注册  

快捷导航
搜帖子
EETOP诚邀模拟IC相关培训讲师 创芯人才网--重磅上线啦!
查看: 4903|回复: 5

[求助] DCDC设计中为什么要设定最小导通时间?这个时间应该怎么确定?

[复制链接]
发表于 2015-5-13 23:59:56 | 显示全部楼层 |阅读模式

马上注册,结交更多好友,享用更多功能,让你轻松玩转社区。

您需要 登录 才可以下载或查看,没有账号?注册

x
如题,求高手回答。
发表于 2015-5-14 14:21:22 | 显示全部楼层
会不会跟MOS管的交越损耗有关?坐等高手!
发表于 2015-5-14 17:52:28 | 显示全部楼层
通常而言,都希望说  开关频率可以做高,开关频率越高意味着电感体积可以越小

问题是从EA output到power mos的完全on和off都会有延时,这个延时datasheet里面会讲到是propagation delay,从几十ns到上百nm不等

假设是100ns,那么对于1M时钟周期的dcdc而言,最小的D就是10%,

换而言之,如果D处于10%甚至小于这个值,恐怕不太会稳定工作,loop已经来不及处理它了
 楼主| 发表于 2015-5-20 01:24:25 | 显示全部楼层
回复 3# magicdog
那如果占空比永远大于10%,就不需要最小导通时间么?
 楼主| 发表于 2015-5-20 01:25:27 | 显示全部楼层
回复 2# xdliuyuxin


   应该不是这方面的考虑,都是从延迟来看,比如PWM的延迟等。
发表于 2015-5-20 09:23:18 | 显示全部楼层
回复 5# hj599279742


    交越损耗就是跟延迟有关啊
您需要登录后才可以回帖 登录 | 注册

本版积分规则

关闭

站长推荐 上一条 /1 下一条


小黑屋| 手机版| 关于我们| 联系我们| 隐私声明| EETOP 创芯网
( 京ICP备:10050787号 京公网安备:11010502037710 )

GMT+8, 2025-1-16 20:57 , Processed in 0.017924 second(s), 7 queries , Gzip On, Redis On.

eetop公众号 创芯大讲堂 创芯人才网
快速回复 返回顶部 返回列表