在线咨询
eetop公众号 创芯大讲堂 创芯人才网
切换到宽版

EETOP 创芯网论坛 (原名:电子顶级开发网)

手机号码,快捷登录

手机号码,快捷登录

找回密码

  登录   注册  

快捷导航
搜帖子
查看: 1787|回复: 5

[求助] 关于VCO仿真和实测偏差的问题

[复制链接]
发表于 2013-10-28 23:38:05 | 显示全部楼层 |阅读模式

马上注册,结交更多好友,享用更多功能,让你轻松玩转社区。

您需要 登录 才可以下载或查看,没有账号?注册

x
在设计VCO中,仿真和实际做出来测试的相噪总是偏差6dBc/Hz,不知道有没有人遇到同样的问题?
发表于 2013-10-29 13:57:54 | 显示全部楼层
先用滤波器看下幅度,然后做好电源电压滤波。一般来说会相差不大的。
发表于 2013-10-29 13:59:21 | 显示全部楼层
 楼主| 发表于 2013-10-29 21:56:02 | 显示全部楼层
回复 3# stevenrgpeng

我也试过对电源加滤波,但是没有什么效果,VCO的幅度没法看,是内置在PLL环路 里面。幅度会有影响吗,为了保证可靠,一般我都是弄得很大的幅度???
发表于 2013-10-30 10:56:28 | 显示全部楼层


回复  stevenrgpeng

我也试过对电源加滤波,但是没有什么效果,VCO的幅度没法看,是内置在PLL环路 里面 ...
hbgonghaibo 发表于 2013-10-29 21:56


幅度有些影响,你在哪个输出端口测的相噪就在哪个输出端口看波形幅度就OK了。你测相噪的端口如果幅度较小的话也是有可能测不准的。
PS:是整体恶化6dBc/Hz吗?还是在某个频点?
 楼主| 发表于 2013-10-30 22:31:55 | 显示全部楼层
回复 5# stevenrgpeng

我看的是中频输出,我们做的是射频接受芯片,一般会从中频输出来看相噪,从PLL的测试端口看也是会下降6dBc/Hz,是整体下降,一般我是把环路带宽设到接近1KHz,这时的PLL相噪在100KHz频偏处,基本上就是VCO的相噪。
您需要登录后才可以回帖 登录 | 注册

本版积分规则

关闭

站长推荐 上一条 /2 下一条


小黑屋| 手机版| 关于我们| 联系我们| 在线咨询| 隐私声明| EETOP 创芯网
( 京ICP备:10050787号 京公网安备:11010502037710 )

GMT+8, 2024-11-22 21:30 , Processed in 0.017505 second(s), 7 queries , Gzip On, Redis On.

eetop公众号 创芯大讲堂 创芯人才网
快速回复 返回顶部 返回列表