在线咨询
eetop公众号 创芯大讲堂 创芯人才网
切换到宽版

EETOP 创芯网论坛 (原名:电子顶级开发网)

手机号码,快捷登录

手机号码,快捷登录

找回密码

  登录   注册  

快捷导航
搜帖子
查看: 4494|回复: 7

[原创] PLL输出的时钟怎么测量上升沿对下降沿的抖动

[复制链接]
发表于 2013-9-10 16:39:45 | 显示全部楼层 |阅读模式

马上注册,结交更多好友,享用更多功能,让你轻松玩转社区。

您需要 登录 才可以下载或查看,没有账号?注册

x
各位同仁好。之前我们PLL输出的时钟是只采用上升沿工作的,所以抖动只需要测试上升沿之间的抖动,现在我们的上升沿和下降沿都要用到,所以要知道上升沿对下降沿的偏差抖动,请问如何测量?求大虾指导。
 楼主| 发表于 2013-9-10 16:40:50 | 显示全部楼层
自己顶起,因为芯片即将去流片,急需指导。
发表于 2013-9-11 12:57:09 | 显示全部楼层
自己顶起,因为芯片即将去流片,急需指导。
 楼主| 发表于 2013-9-16 11:51:23 | 显示全部楼层
求大侠指导呀!急需急需
发表于 2013-9-16 16:41:27 | 显示全部楼层
这个用示波器去测量不难吧?就是锁定下降沿触发,然后看上升沿产生的时间偏差
 楼主| 发表于 2013-9-17 10:20:37 | 显示全部楼层
回复 5# xuriver2012


    多谢指导,但是我这边主要是在cadence下进行的PLL设计,现在想直接在cadence底下进行测量,请问有什么好的方法吗?比如用verilogA之类的
发表于 2013-9-17 15:06:32 | 显示全部楼层
怎样在EDA工具里面进行测量我还真不了解。我能够想到的另外一个办法就是把输入波形存出来然后用Matlab软件进行分析
发表于 2013-9-24 13:37:39 | 显示全部楼层
回复 1# jely228


    可以使用cscope统计,ADE导出网表的时候改一下输出波形的格式,cscope可以识别tr0和fsdb,希望可以帮到你
您需要登录后才可以回帖 登录 | 注册

本版积分规则

关闭

站长推荐 上一条 /2 下一条


小黑屋| 手机版| 关于我们| 联系我们| 在线咨询| 隐私声明| EETOP 创芯网
( 京ICP备:10050787号 京公网安备:11010502037710 )

GMT+8, 2024-11-24 12:21 , Processed in 0.025421 second(s), 12 queries , Gzip On, Redis On.

eetop公众号 创芯大讲堂 创芯人才网
快速回复 返回顶部 返回列表