在线咨询
eetop公众号 创芯大讲堂 创芯人才网
切换到宽版

EETOP 创芯网论坛 (原名:电子顶级开发网)

手机号码,快捷登录

手机号码,快捷登录

找回密码

  登录   注册  

快捷导航
搜帖子
查看: 2940|回复: 6

[讨论] 皮尔斯振荡器中电阻的位置讨论

[复制链接]
发表于 2013-8-21 11:24:23 | 显示全部楼层 |阅读模式

马上注册,结交更多好友,享用更多功能,让你轻松玩转社区。

您需要 登录 才可以下载或查看,没有账号?注册

x
本帖最后由 xyshsi 于 2013-8-21 21:18 编辑

皮尔斯振荡器电路如下图所示:
皮尔斯振荡电路.png

图1,图2中电阻RD的位置不同,图1中位于反馈电阻之外,图2中位于反馈电阻之外。
一般情况是如图1所示放置,电阻RD可以防止晶体被过分驱动,并且可与CL组成低通滤波器,抑制泛音等功能。但有些情况下,RD放置在图2所示位置,请问图2中电阻RD有什么作用?
请各位高手指教!
发表于 2013-8-21 13:48:25 | 显示全部楼层
这里面晶振是电感?
 楼主| 发表于 2013-8-21 15:08:32 | 显示全部楼层
回复 2# william_rx


    是的,晶体振荡时表现为电感特性。
 楼主| 发表于 2013-8-22 09:27:46 | 显示全部楼层
求高手!
发表于 2013-8-22 17:59:23 | 显示全部楼层
愚见:Rf和INV构成放大器,RD是增大输出电阻,所以图一为好。
 楼主| 发表于 2013-8-23 11:51:32 | 显示全部楼层
回复 5# jamesccp


    增大输出电阻的意义何在?
发表于 2014-5-20 15:36:15 | 显示全部楼层
回复 6# xyshsi


   我们做的pierce OSC采用cascode结构,也就是类似于图2接了个电阻RD,应该可以抑制电源影响吧
您需要登录后才可以回帖 登录 | 注册

本版积分规则

关闭

站长推荐 上一条 /2 下一条


小黑屋| 手机版| 关于我们| 联系我们| 在线咨询| 隐私声明| EETOP 创芯网
( 京ICP备:10050787号 京公网安备:11010502037710 )

GMT+8, 2024-11-26 06:46 , Processed in 0.025314 second(s), 8 queries , Gzip On, Redis On.

eetop公众号 创芯大讲堂 创芯人才网
快速回复 返回顶部 返回列表