在线咨询
eetop公众号 创芯大讲堂 创芯人才网
切换到宽版

EETOP 创芯网论坛 (原名:电子顶级开发网)

手机号码,快捷登录

手机号码,快捷登录

找回密码

  登录   注册  

快捷导航
搜帖子
楼主: venric

[求助] 高频正弦波如何转换成方波

[复制链接]
发表于 2013-3-26 14:47:04 | 显示全部楼层
回复 20# semico_ljj

inverter input/output之间接一个电阻
inverter 会被bias到自己的trigger point
发表于 2013-3-26 14:57:24 | 显示全部楼层
回复 13# venric


    上升沿下降沿不一样是因为你N管和P管的驱动能力不一样,但是这都应该是ps级的误差,你周期才400M,是ns级的千分之几的误差都容忍不了?什么工艺的啊?最好用工艺厂提供的stdcell,人家都设计好了。
    随时间变化?如果你只是一个INV,我不信随时间变化,如果你后面有大容性负载倒是有可能,但最终一定稳定下来。
发表于 2013-3-26 15:10:07 | 显示全部楼层
用比较器吧
 楼主| 发表于 2013-3-26 17:23:36 | 显示全部楼层
回复 22# kwankwaner
是ps级的差别。我只是想把时钟的误差做的小一点而已。
发表于 2013-3-27 16:59:06 | 显示全部楼层
仅供参考

High frequent inv.JPG
发表于 2013-6-25 23:12:40 | 显示全部楼层
用反相器latch来纠正占空比
发表于 2013-6-26 18:43:25 | 显示全部楼层
如果1GHz可以这么做?
发表于 2013-6-27 10:05:38 | 显示全部楼层
inverter input/output之间接一个电阻
=> 這是當 gain stage or  latch ..

1Ghz  invert 應該看 process 能力吧..
pll run 1Ghz 在 0.18um 可以 .


想問如果 方波==> 正弦波該如何變??
发表于 2013-6-27 10:17:14 | 显示全部楼层
level shifter加上 inverter,而且是三级inverter调整pmos 和 nmos的宽长比。个人做过,可以达到duty 正负5%。
发表于 2013-6-27 17:20:08 | 显示全部楼层
回复 29# stone1005

谢谢提供的信息
您需要登录后才可以回帖 登录 | 注册

本版积分规则

关闭

站长推荐 上一条 /2 下一条


小黑屋| 手机版| 关于我们| 联系我们| 在线咨询| 隐私声明| EETOP 创芯网
( 京ICP备:10050787号 京公网安备:11010502037710 )

GMT+8, 2024-11-28 21:31 , Processed in 0.033425 second(s), 8 queries , Gzip On, Redis On.

eetop公众号 创芯大讲堂 创芯人才网
快速回复 返回顶部 返回列表