在线咨询 切换到宽版
eetop公众号 创芯大讲堂 创芯人才网

 找回密码
 注册

手机号码,快捷登录

手机号码,快捷登录

搜帖子
查看: 4403|回复: 3

[求助] CMOS PA的layout设计

[复制链接]
发表于 2012-6-15 22:35:28 | 显示全部楼层 |阅读模式

马上注册,结交更多好友,享用更多功能,让你轻松玩转社区。

您需要 登录 才可以下载或查看,没有账号?注册

×
最近在做CMOS PA的layout设计,

工作频率为2.4GHz,最大输出功率超过1W,最大工作电流>600mA,TSMC 0.18um RF CMOS 工艺;
但是后仿结果比较糟糕,尝试很多办法都没有用,感觉是布局的问题,;

RFIC Layout 设计领域的至君新手,望高手指教,有兴趣的可以QQ交流:405060774!
发表于 2012-6-18 17:40:26 | 显示全部楼层
1 后仿时,电路除了看到layout中每个元件的参数,同时也会把寄生的RLC加到信号上面,所以layout需要和电路配合,把一些比较敏感的信号上面不希望看到的寄生RLC通过layout手段消除掉。你所谓的布局不好,不知道在提取寄生参数时,是否会提取衬底的寄生电阻,如果没有,那么后仿结果不好,不是因为布局不好,而是因为布线比较差。因为后仿看不到每个模块的相对位置,它只能看到信号之间的寄生RLC。
2 对于600mA的电流,要考虑metal的电流密度和寄生的电阻,工作频率这么高,寄生电感电容是否需要考虑,我就不知道了
一直在做电源管理IC,希望可以帮到你。
拙见而已,欢迎指正。
回复 支持 反对

使用道具 举报

发表于 2012-6-18 22:05:45 | 显示全部楼层
到现在只做模拟,没做过RF,感觉RF挺复杂的。
回复 支持 反对

使用道具 举报

 楼主| 发表于 2012-6-26 21:19:17 | 显示全部楼层
回复 2# jian1712


   谢谢回复哦!!!!
回复 支持 反对

使用道具 举报

您需要登录后才可以回帖 登录 | 注册

本版积分规则

关闭

站长推荐 上一条 /1 下一条

手机版| 小黑屋| 关于我们| 联系我们| 隐私声明| EETOP 创芯网
( 京ICP备:10050787号 京公网安备:11010502037710 )

GMT+8, 2025-8-3 00:21 , Processed in 0.016623 second(s), 5 queries , Gzip On, Redis On.

eetop公众号 创芯大讲堂 创芯人才网
快速回复 返回顶部 返回列表