在线咨询
eetop公众号 创芯大讲堂 创芯人才网
切换到宽版

EETOP 创芯网论坛 (原名:电子顶级开发网)

手机号码,快捷登录

手机号码,快捷登录

找回密码

  登录   注册  

快捷导航
搜帖子
查看: 6181|回复: 16

关于相位噪声的问题!!!!!

[复制链接]
发表于 2008-11-5 09:04:11 | 显示全部楼层 |阅读模式

马上注册,结交更多好友,享用更多功能,让你轻松玩转社区。

您需要 登录 才可以下载或查看,没有账号?注册

x
请问各位高手,为什么用Hajirimi模型分析VCO的相位噪声需要计算电路中的各个节点的ISF——Γ(ω0τ )?
另外Hajirimi模型中提到的在ISF最小的时候对tank补充能量,相位噪声会减少,也就是说在输出波形的波峰时注入能量,请问各位要怎样设计才能达到这个目的????
 楼主| 发表于 2008-11-6 08:55:48 | 显示全部楼层
自己顶一下!!!
那各位用什么方法减少相位噪声的?
发表于 2008-11-7 01:23:51 | 显示全部楼层
另外Hajirimi模型中提到的在ISF最小的时候对tank补充能量,相位噪声会减少,也就是说在输出波形的波峰时注入能量,请问各位要怎样设计才能达到这个目的????

这个我也很困惑,有论文说LC VCO 与 RING VCO 的在能量注入的时间上有区别,所以相噪有不同,具体为啥也没说
帮你顶一下
发表于 2008-11-7 11:06:53 | 显示全部楼层
推荐看看池保勇老师的书。。。
发表于 2008-11-9 09:27:39 | 显示全部楼层


原帖由 peterlau1984 于 2008-11-5 09:04 发表
请问各位高手,为什么用Hajirimi模型分析VCO的相位噪声需要计算电路中的各个节点的ISF——Γ(ω0τ )?
答:因为各个节点对噪声的敏感程度不同

另外Hajirimi模型中提到的在ISF最小的时候对tank补充能量,相位噪声会减少,也就是说在输出波形的波峰时注入能 ...


答:这个时候电路对噪声最不敏感,如果此时ISF=0,理论上噪声对环路没有影响
发表于 2008-11-9 10:54:30 | 显示全部楼层
除非你能做到输出波形是方波,否则不能实现ISF=0时补充能量。当然这是不可能的。
发表于 2008-11-9 10:56:56 | 显示全部楼层
不推荐池保勇的书。别的章节我不敢说,VCO那一章,精华部分只是把几篇比较经典的paper翻译了一下。而翻译过来毕竟不好理解,还不如直接去看相关paper。
发表于 2008-11-12 23:17:20 | 显示全部楼层
刚刚看pll,还没入门!
发表于 2008-11-16 20:39:58 | 显示全部楼层

Hajimiri

IEEE  Jitter and phase noise in ring oscilators       1999   Hajimiri
IEEE A General Theory of Phase Noise in Electrical Oscillators 1999 Hajimiri
IEEE Phase Noise in Multi-Gigahertz CMOS Ring Oscillators   1998 Hajimiri
Hajimiri model  三大奠基文章!
发表于 2008-11-16 23:22:11 | 显示全部楼层

推荐Abidi的书

见designers-guide.org上的书
您需要登录后才可以回帖 登录 | 注册

本版积分规则

关闭

站长推荐 上一条 /1 下一条

小黑屋| 手机版| 关于我们| 联系我们| 隐私声明| EETOP 创芯网
( 京ICP备:10050787号 京公网安备:11010502037710 )

GMT+8, 2025-2-2 13:46 , Processed in 0.034584 second(s), 9 queries , Gzip On, Redis On.

eetop公众号 创芯大讲堂 创芯人才网
快速回复 返回顶部 返回列表