在线咨询
eetop公众号 创芯大讲堂 创芯人才网
切换到宽版

EETOP 创芯网论坛 (原名:电子顶级开发网)

手机号码,快捷登录

手机号码,快捷登录

找回密码

  登录   注册  

快捷导航
搜帖子
查看: 1841|回复: 4

[求助] 请问.18工艺下可以用CMOS逻辑来实现2GHz的分频么

[复制链接]
发表于 2014-10-23 11:17:29 | 显示全部楼层 |阅读模式

马上注册,结交更多好友,享用更多功能,让你轻松玩转社区。

您需要 登录 才可以下载或查看,没有账号?注册

x
如题,还是说必须先用CML来做?另外想问下做分频器的时候是不是就不需要考虑信号的相噪了?
发表于 2014-10-23 13:07:13 | 显示全部楼层
tspc divider
发表于 2014-10-23 13:44:18 | 显示全部楼层
尽量减少最关键路径的级间延迟,用CMOS动态逻辑,也就是楼上说的TSPC。一般不需要考虑其相位噪声,基本可以忽略了(我个人认为)
发表于 2014-10-23 15:15:56 | 显示全部楼层
回复 1# lion_cube

CML吧。。
 楼主| 发表于 2014-10-24 09:54:48 | 显示全部楼层
回复 3# 何平


   嗯,是不是cml自谐振的频率越接近分频后的频率越好呢?
您需要登录后才可以回帖 登录 | 注册

本版积分规则

关闭

站长推荐 上一条 /1 下一条

小黑屋| 手机版| 关于我们| 联系我们| 在线咨询| 隐私声明| EETOP 创芯网
( 京ICP备:10050787号 京公网安备:11010502037710 )

GMT+8, 2024-9-30 03:31 , Processed in 0.016969 second(s), 6 queries , Gzip On, Redis On.

eetop公众号 创芯大讲堂 创芯人才网
快速回复 返回顶部 返回列表