在线咨询 切换到宽版
eetop公众号 创芯大讲堂 创芯人才网

 找回密码
 注册

手机号码,快捷登录

手机号码,快捷登录

搜全文
查看: 160|回复: 0

[原创] CMOS Buffer design缓冲器--数字新手第一个设计

[复制链接]
发表于 2025-10-23 11:50:10 | 显示全部楼层 |阅读模式

马上注册,结交更多好友,享用更多功能,让你轻松玩转社区。

您需要 登录 才可以下载或查看,没有账号?注册

×
lz研一刚开学,修了一门数字集成电路设计,有几个设计作业。动手实践时方才觉得书中的思想、智慧活起来了,design的世界才敞开大门。因此我想将完成设计的过程记录下来,不怕献丑,一是想请各位前辈、大佬斧正、指点,二是和大家一起交流,说不定后来人也会遇到同样的问题,这样相互参考、相互成长。

话不多说,设计指标:
两级反相器组成的缓冲器。

1. 工艺: SMIC 55
2. 供应电压: 1.2V
3. 负载:20fF
4. 输入信号上升和下降时间: 20ps
5. 工作频率: 1GHz

FOM=延迟x功耗x面积,要求尽可能优化FOM。

首先把电路搭起来

                               
登录/注册后可看大图


您需要登录后才可以回帖 登录 | 注册

本版积分规则

关闭

站长推荐 上一条 /1 下一条


手机版| 小黑屋| 关于我们| 联系我们| 隐私声明| EETOP 创芯网
( 京ICP备:10050787号 京公网安备:11010502037710 ) |网站地图

GMT+8, 2025-11-2 13:46 , Processed in 0.024199 second(s), 4 queries , Gzip On, Redis On.

eetop公众号 创芯大讲堂 创芯人才网
快速回复 返回顶部 返回列表