在线咨询
eetop公众号 创芯大讲堂 创芯人才网
切换到宽版

EETOP 创芯网论坛 (原名:电子顶级开发网)

手机号码,快捷登录

手机号码,快捷登录

找回密码

  登录   注册  

快捷导航
搜帖子
查看: 2518|回复: 5

晶振的EMC设计

[复制链接]
发表于 2021-9-27 15:33:03 | 显示全部楼层 |阅读模式

马上注册,结交更多好友,享用更多功能,让你轻松玩转社区。

您需要 登录 才可以下载或查看,没有账号?注册

x
在做EMC设计的时候,晶振是着重考虑的一个重要元器件。处理的不好,电磁辐射会有问题,ESD静电测试也会有问题。
首先,晶振不要太靠近板边,离板边最好1000mil以上。另外,就是要包一下GND guard,并且GND guard要打GND VIA.
其次,晶振下方各层都不要走线,可以挖空补GND.
另外,晶振的输出尽可能的短,避免拉长后的走线造成电磁辐射问题。还有可能走线过长容易接收干扰。
输出端可以预留电容,一但电磁辐射出现问题,可以适当调整容值,来确认问题路径。



 楼主| 发表于 2021-9-27 15:34:29 | 显示全部楼层
很实用的EMC设计经验,值的借鉴!
 楼主| 发表于 2021-9-27 15:35:50 | 显示全部楼层
好好学一下
 楼主| 发表于 2021-9-27 15:36:48 | 显示全部楼层
顶顶顶,顶顶顶
 楼主| 发表于 2021-9-27 15:42:05 | 显示全部楼层
发表于 2021-9-27 18:24:09 | 显示全部楼层
thanks
您需要登录后才可以回帖 登录 | 注册

本版积分规则

关闭

站长推荐 上一条 /2 下一条


小黑屋| 手机版| 关于我们| 联系我们| 在线咨询| 隐私声明| EETOP 创芯网
( 京ICP备:10050787号 京公网安备:11010502037710 )

GMT+8, 2024-12-22 19:41 , Processed in 0.020725 second(s), 7 queries , Gzip On, Redis On.

eetop公众号 创芯大讲堂 创芯人才网
快速回复 返回顶部 返回列表