在线咨询
eetop公众号 创芯大讲堂 创芯人才网
切换到宽版

EETOP 创芯网论坛 (原名:电子顶级开发网)

手机号码,快捷登录

手机号码,快捷登录

找回密码

  登录   注册  

快捷导航
搜帖子
查看: 2279|回复: 3

[求助] PLL中LPF的实现

[复制链接]
发表于 2014-10-29 22:51:18 | 显示全部楼层 |阅读模式

马上注册,结交更多好友,享用更多功能,让你轻松玩转社区。

您需要 登录 才可以下载或查看,没有账号?注册

x
看到有很多论文都说到了PLL中的LPF的实现,其中电容可以用MOS电容来实现的,这样大大减小面积,可是问题就来了,MOS栅电容是随着上面的电压变化的啊,在宽频率输出的PLL中,压控电压的变化范围是比较大的,从而MOS电容也在发生很大变化,进而引起环路带宽,总输出相位噪声发生变化,那我就有疑问了,工程上做PLL用MOS电容可以实现吗???是不是与系统所要求的精度有关?
发表于 2014-10-30 08:23:17 | 显示全部楼层
栅压大于阈值电压后,电容就几乎不变了。因此保证VC大于阈值电压即可。
 楼主| 发表于 2014-10-30 15:07:35 | 显示全部楼层
回复 2# topwjliu


   您好,非常感谢您的回复,请问您有去仿真去验证VC大于阈值电压后确实电容基本保持不变这个特性吗? 在Cadence里面,我在Cadence里面用了一个普通NMOS管然后连接成MOS电容的形式,栅压扫描范围 :0~电源电压,仿真其电容,发现其电容一直在增加,没有保持不变的趋势
发表于 2014-10-30 17:58:19 | 显示全部楼层



关键增加多少,增加1%也是增加,要学会自己判断,变化多少是可以接受的
您需要登录后才可以回帖 登录 | 注册

本版积分规则

关闭

站长推荐 上一条 /1 下一条

小黑屋| 手机版| 关于我们| 联系我们| 在线咨询| 隐私声明| EETOP 创芯网
( 京ICP备:10050787号 京公网安备:11010502037710 )

GMT+8, 2024-9-30 01:38 , Processed in 0.024222 second(s), 11 queries , Gzip On, Redis On.

eetop公众号 创芯大讲堂 创芯人才网
快速回复 返回顶部 返回列表