在线咨询
eetop公众号 创芯大讲堂 创芯人才网
切换到宽版

EETOP 创芯网论坛 (原名:电子顶级开发网)

手机号码,快捷登录

手机号码,快捷登录

找回密码

  登录   注册  

快捷导航
搜帖子
查看: 8627|回复: 8

[求助] DFT中全速测试有哪些方法,怎么自己设计OCC电路?求赐教!

[复制链接]
发表于 2012-11-6 16:40:23 | 显示全部楼层 |阅读模式

马上注册,结交更多好友,享用更多功能,让你轻松玩转社区。

您需要 登录 才可以下载或查看,没有账号?注册

x
DFT中全速测试有哪些方法,怎么自己设计OCC电路?求赐教!

难吗??
发表于 2013-3-5 11:19:18 | 显示全部楼层
自己不会设计, 只会用DC生成。 DC 的DFT manual里专门有一章讲OCC的, 看看就会的。
发表于 2014-1-22 10:03:21 | 显示全部楼层
回复 2# angusyin


  我看的资料里说,occ电路的设计,涉及到三个时钟,参考时钟、ate时钟、PLL时钟,我觉得ATE时钟应该是在测试机上做测试时用的时钟,那么参考时钟和PLL时钟,分别起什么作用呢?另外,at-speed测试时,在launch和capture阶段需要使用系统时钟,请问参考时钟和PLL时钟,与系统时钟有没有什么关系呢?
发表于 2014-1-23 09:49:43 | 显示全部楼层
什么是OCC电路?求科普
发表于 2014-1-23 10:31:40 | 显示全部楼层
回复 4# jacobshen


    on-chip-clock(occ),为了测试transition fault,需要launch和capture时,使用system_clock,shift阶段使用dft_clock,当工艺尺寸降低到130um以下时,transition fault会增加,因此,需要at-speed全速测试。
发表于 2018-7-16 11:38:54 | 显示全部楼层
类似于这样的关系,图片不够清晰,但可以说明关系,至于怎么设计,要按需设计,能达到dft要求就可以!



发表于 2018-7-16 11:46:35 | 显示全部楼层
为什么图片显示没使用,唉~
IMG_20170401_144446.jpg
IMG_20170401_144446.jpg
IMG_20170401_144446.jpg
发表于 2018-7-16 11:51:45 | 显示全部楼层
真是醉醉了
发表于 2018-10-31 11:01:48 | 显示全部楼层
回复 3# zhangjirong


   你好,我的理解是ref clock是提供给pll的用来倍频的参考时钟,ate clock应该是ate 机器的时钟,ref clock 时钟原来设计里面有定义周期和脉宽, ate的脉宽不知道能不能改,默认是 45 ,55;也看到有的设计改成50到80的。
理解不对的话,请指正
您需要登录后才可以回帖 登录 | 注册

本版积分规则

关闭

站长推荐 上一条 /2 下一条

×

小黑屋| 手机版| 关于我们| 联系我们| 在线咨询| 隐私声明| EETOP 创芯网
( 京ICP备:10050787号 京公网安备:11010502037710 )

GMT+8, 2024-12-1 07:53 , Processed in 0.077695 second(s), 10 queries , Gzip On, Redis On.

eetop公众号 创芯大讲堂 创芯人才网
快速回复 返回顶部 返回列表