EETOP 创芯网论坛 (原名:电子顶级开发网)

标题: 带复位端的D触发器设计 [打印本页]

作者: yunyi009    时间: 2015-5-5 15:58
标题: 带复位端的D触发器设计
如果是采用RS触发器构成D触发器的话,很容易实现复位端。但如果采用锁存器构成主从式结构的触发器,有该如何实现异步复位呢?
另外,SCL逻辑和CML逻辑有什么区别吗?我在文献中看到的这两种电路的结构是一样的。。。
作者: Accee    时间: 2015-5-5 21:42
主从式的,把时钟控制信号的inv换成nand或者nor不就完事,源耦合通常可以和电流模逻辑等效,严格的说,CML属于SCL。
作者: yunyi009    时间: 2015-5-6 15:33
回复 2# Accee

谢谢  受教了!!
作者: yunyi009    时间: 2015-5-6 21:05
回复 2# Accee


   可以说的详细点吗?或者给一个大概的电路图?我还是不太懂。。。
作者: yunyi009    时间: 2015-5-6 21:15
回复 2# Accee


   把时钟控制信号的inv变成nand,那就算复位信号来的话改变的也是控制信号啊,触发器的输出怎么清零呢。。。
作者: grace1100    时间: 2016-4-6 13:08
详细一点
作者: swjtuliw    时间: 2023-9-6 08:37
解决了?
作者: 完全不会    时间: 2023-9-6 09:23


yunyi009 发表于 2015-5-6 21:15
回复 2# Accee


(, 下载次数: 20 )
我觉得可能是这样的。
本人菜鸡,如果有不对还请指正。

作者: hglsy    时间: 2025-1-16 09:19
数电书上这个结构就可以




欢迎光临 EETOP 创芯网论坛 (原名:电子顶级开发网) (https://bbs.eetop.cn/) Powered by Discuz! X3.4