EETOP 创芯网论坛 (原名:电子顶级开发网)

标题: 放大器电路建立时间 [打印本页]

作者: lewdster7497    时间: 2010-12-20 16:33
标题: 放大器电路建立时间
本帖最后由 lewdster7497 于 2010-12-20 21:44 编辑

各位高手 , 想问一下 有关全差动OP 测试settling time

这是OP 开回路增益为93dB   PM 70   cload 1p


( , 下载次数: 73 )

( , 下载次数: 76 )

按照着找到的文献 所模拟的settling time 如下

( , 下载次数: 67 )

( , 下载次数: 77 )


    但是rise time fall time 却不一样?


有高手可以隔空抓藥嗎?


謝謝了


作者: lixiaojun707    时间: 2010-12-20 16:39
回复 1# lewdster7497


    下面链接里是一个关于放大器建立时间的资料,希望对你有帮助!

http://bbs.eetop.cn/thread-277221-1-2.html
放大器建立时间的资料,很不错——来自ADI
作者: lewdster7497    时间: 2010-12-20 17:41
回复 2# lixiaojun707


谢谢
不过是需要全差分输出


作者: wwm101    时间: 2010-12-20 19:56
+接+,你这不是在做振荡器吗?
作者: lewdster7497    时间: 2010-12-20 21:50
回复 4# wwm101


   

更正过来了

发现rise time fall time 却不一样?


作者: wwm101    时间: 2010-12-21 11:15
回复 5# lewdster7497


   你内部有用电容的米勒补偿吧,具体可以看alen的书,在运放测试与仿真那一节有稍微讲到一些,
作者: vdslafe    时间: 2010-12-21 11:21
运放的输入共模怎么定的?
作者: lewdster7497    时间: 2010-12-22 00:18
回复 7# vdslafe


大哥你说到重点了


仔细看了一下


       运放输入没有电压


但若是再输入端给直流电压


运放输出又会被限制住


这该如何是好?


作者: vdslafe    时间: 2010-12-22 09:13
cap-cap 反馈,要不用在switched-cap
要不你就加一个大电阻和feedback cap 并联,不过这样就是一个高通电路了
作者: lewdster7497    时间: 2010-12-22 11:26
回复 9# vdslafe


   

感谢大哥  有想法了    switch-cap 应该没错


谢谢


作者: 菜鸟RFIC    时间: 2014-3-21 13:19
回复 9# vdslafe


  您好!能具体说说,如何形成一个高通路了呢?我个人认为这里之所以把电容与电阻并联,原因其一,设置运放的直流工作点,因为直流偏置电压不能通过电容,只能通过电阻。原因其二,之所以选择大电阻是为了尽可能满足所有频率范围的交流信号通过,并联的电阻越大,其电阻和电容并联的传输函数的-3dB带宽越小,即使通过的交流信号的频率范围越宽。




欢迎光临 EETOP 创芯网论坛 (原名:电子顶级开发网) (https://bbs.eetop.cn/) Powered by Discuz! X3.5