在线咨询
eetop公众号 创芯大讲堂 创芯人才网
切换到宽版

EETOP 创芯网论坛 (原名:电子顶级开发网)

手机号码,快捷登录

手机号码,快捷登录

找回密码

  登录   注册  

快捷导航
搜帖子
查看: 2108|回复: 2

[求助] chain test

[复制链接]
发表于 2018-12-25 10:33:36 | 显示全部楼层 |阅读模式

马上注册,结交更多好友,享用更多功能,让你轻松玩转社区。

您需要 登录 才可以下载或查看,没有账号?注册

x
请教个问题,在chain test开始,会有个preconditon all signals  : C {"_pi" = \r 33 0 ; "_po"=\r166 X;}input端有33 个pin,除了test_mode ,scan_en,scan_clock,rst, si 其他我都用add_pi_constrant   x $pin_name ,
mask 掉了,但是在chain test开始,还是会有将所有input置0的操作。这些pin根本不会封装出来,
另外用tmax2pt生成的constraint也有set_input_delay  0  [所有input端口],这样会不会有问题啊?以为有些input根本无法赋值的,因为没有出pad
 楼主| 发表于 2018-12-27 10:30:29 | 显示全部楼层
本帖最后由 fangwang85 于 2018-12-27 10:34 编辑

回复 2# youyourong

谢谢回复,我在外面直接mask掉的,但是工具自己在chain test的时候给所有的输入赋值为0,这些都没有bonding出来,所以有些奇怪。

兄台,我的vcs后仿真报Timing violation的错,导致atpg后防不过,不加sdf是过的。可是在pt中timing是clean的,请问一般这个怎么处理啊Error during  multiclock_captureSTmt  pattern 7

Timing violation  in **.reg  $setuphold (posedge CK &&  (SandRandSE == 1'b1))  3685946 ns,negedge SI: 3685946  ns,
limits : (1.00ns   ,0.00ns)
发表于 2018-12-27 10:40:12 | 显示全部楼层
点错了 把我贴给删了,加一楼
您需要登录后才可以回帖 登录 | 注册

本版积分规则

关闭

站长推荐 上一条 /3 下一条

小黑屋| 关于我们| 联系我们| 在线咨询| 隐私声明| EETOP 创芯网
( 京ICP备:10050787号 京公网安备:11010502037710 )

GMT+8, 2024-4-17 01:46 , Processed in 0.033613 second(s), 6 queries , Gzip On, Redis On.

eetop公众号 创芯大讲堂 创芯人才网
快速回复 返回顶部 返回列表