在线咨询
eetop公众号 创芯大讲堂 创芯人才网
切换到宽版

EETOP 创芯网论坛 (原名:电子顶级开发网)

手机号码,快捷登录

手机号码,快捷登录

找回密码

  登录   注册  

快捷导航
搜帖子
查看: 2362|回复: 2

[求助] 请问一下大家VCO做到这个程度已经到极限了

[复制链接]
发表于 2017-12-25 10:49:55 | 显示全部楼层 |阅读模式

马上注册,结交更多好友,享用更多功能,让你轻松玩转社区。

您需要 登录 才可以下载或查看,没有账号?注册

x
我现在在做一个低功耗VCO,1.V电压,电流消耗3mA,其中自偏置模块0.5mA,vco buffer 1mA, VCO core 1.5mA,谐振频率5GHz,现在能做到输出摆幅VPP 500mv的时候 ,相位噪声-110dBc/Hz@1MHz,这是不是已经做到极限了。我感觉想再优化相位噪声已经很难了。优化不下去了,因为功耗的限制已经在那里了。有一个FOM值得概念不知道能不能拿来评估一下是不是已经做到极限了。但是不知道是否可靠。谢谢。还望各位大神不吝赐教
发表于 2017-12-25 16:39:50 | 显示全部楼层
贴个结构上来才能评。还有tuning 范围是?
发表于 2017-12-26 18:06:31 | 显示全部楼层
回复 1# alex_fd12

几个思路供参考:
1) 打印noise contribution,看一下主要噪声贡献源,非别看每一个源能不能优化
2) 电流限制3mA不能动,但怎么分配可以动。5G core只有1.5mA不算大,能不能再增加? bias 0.5mA占了core的33%这个比例很高了,能不能减小? buffer驱动要求是啥样的,能不能减buffer电流,能不能换buffer结构省电流?
3) 面积是不是你的限制因素? 增加面积提高电感Q可行?cross coupled pair 的source端增加LC filter可行? buffer用LC谐振负载省电流可行?
4)bias部分结构能不能优化,让其噪声贡献减小?
随便说的。。。
您需要登录后才可以回帖 登录 | 注册

本版积分规则

关闭

站长推荐 上一条 /3 下一条

×

小黑屋| 关于我们| 联系我们| 在线咨询| 隐私声明| EETOP 创芯网
( 京ICP备:10050787号 京公网安备:11010502037710 )

GMT+8, 2024-4-19 13:00 , Processed in 0.019706 second(s), 6 queries , Gzip On, Redis On.

eetop公众号 创芯大讲堂 创芯人才网
快速回复 返回顶部 返回列表