在线咨询
eetop公众号 创芯大讲堂 创芯人才网
切换到宽版

EETOP 创芯网论坛 (原名:电子顶级开发网)

手机号码,快捷登录

手机号码,快捷登录

找回密码

  登录   注册  

快捷导航
搜帖子
查看: 3795|回复: 14

[求助] 流片回来的10bit ADC测试

[复制链接]
发表于 2017-8-8 15:55:06 | 显示全部楼层 |阅读模式

马上注册,结交更多好友,享用更多功能,让你轻松玩转社区。

您需要 登录 才可以下载或查看,没有账号?注册

x
流片回来的10bit ADC测试,今天测得只有3.4bit,10bit的,后仿9.7/9.8bit,测试竟然如此之差。
上传.png
发表于 2017-8-8 16:05:00 | 显示全部楼层
DNL/INL多差?
 楼主| 发表于 2017-8-8 16:19:37 | 显示全部楼层
回复 2# vdslafe


   ********************** DNL  = - 1/+36 LSB
INL  = -81/+24 LSB
**********************
inldnl.png
发表于 2017-8-8 16:44:16 | 显示全部楼层
回复 1# dashezhixue


   以下两点建议:
   1、你确定输入信号是OK的?我上家公司用FPGA产生signal给ADC(10bit的)做输入信号,我将此信号用800M逻辑分析仪采得的数据进行matlab计算。ENOB只有不到4bit。也就是说输入信号已经不行了,测得的ADC性能也就不准。   2、加滤波器再进行测试,可能会好点。
发表于 2017-8-9 09:02:53 | 显示全部楼层
mark,等结果
发表于 2017-8-9 12:25:32 | 显示全部楼层
这是function错,建议你输入sine时候,把输出的10bit data贴出来,肯定有missing code或者大的jump/glitch。很有可能是logic timing issue,仿真看不出来
 楼主| 发表于 2017-8-9 16:27:33 | 显示全部楼层
回复 6# fuyibin


   AD是SAR结构的;测试是未封装的芯片,电源直接利用泰克电源供电,输入差分信号直接利用函数发生器(14bit,网上搜索的)产生的,时钟信号是ARM开发板产生而且利用了电阻分压,自己觉得测试条件比较简陋。不知道是否对结果产生这么大的影响。自己觉得怎么也得测出6bit
 楼主| 发表于 2017-8-9 16:33:30 | 显示全部楼层
回复 4# wkp1992101


   AD是SAR结构的;测试是未封装的芯片,电源直接利用泰克电源供电,输入差分信号直接利用函数发生器(14bit,网上搜索的)产生的,时钟信号是ARM开发板产生而且利用了电阻分压,自己觉得测试条件比较简陋。不知道是否对结果产生这么大的影响
发表于 2017-8-9 16:48:16 | 显示全部楼层
给输入几个固定电平,看看数据是多少。确定下是不是ADC的性能,应该是测试条件导致的这个结果
发表于 2017-8-9 19:40:25 | 显示全部楼层
输入信号的问题吧,
您需要登录后才可以回帖 登录 | 注册

本版积分规则

关闭

站长推荐 上一条 /2 下一条

小黑屋| 关于我们| 联系我们| 在线咨询| 隐私声明| EETOP 创芯网
( 京ICP备:10050787号 京公网安备:11010502037710 )

GMT+8, 2024-4-25 12:06 , Processed in 0.030188 second(s), 7 queries , Gzip On, Redis On.

eetop公众号 创芯大讲堂 创芯人才网
快速回复 返回顶部 返回列表