在线咨询
eetop公众号 创芯大讲堂 创芯人才网
切换到宽版

EETOP 创芯网论坛 (原名:电子顶级开发网)

手机号码,快捷登录

手机号码,快捷登录

找回密码

  登录   注册  

快捷导航
搜帖子
查看: 4508|回复: 21

[求助] PLL 环路收敛问题

[复制链接]
发表于 2017-5-9 11:19:14 | 显示全部楼层 |阅读模式

马上注册,结交更多好友,享用更多功能,让你轻松玩转社区。

您需要 登录 才可以下载或查看,没有账号?注册

x
本帖最后由 shuuu 于 2017-5-9 11:30 编辑

PLL 环路收敛问题求助:

我设计的PLL,仿真环路时发现,Vctrl信号会稳定在一个电压基准上进行振荡,并且此电压和锁定频率时的控制电压没有关系。
例如图中所需频率对应的Vctrl应该为0.5V左右,可是环路并不会收敛至该电压,而是自行振荡,并且振荡的中心电压在不同状态下也不确定。请问该现象可能是什么原因导致,已经检查了CP平衡问题,相位域度问题,仍然没有解决。希望大神们给点建议
`N_CVWDH9M3%HC@NB0%A9UV.png
 楼主| 发表于 2017-5-9 11:22:28 | 显示全部楼层
本帖最后由 shuuu 于 2017-5-10 12:34 编辑

`N_CVWDH9M3%HC@NB0%A9UV.png
发表于 2017-5-9 13:34:21 | 显示全部楼层
主要参数贴一下看看
 楼主| 发表于 2017-5-9 14:53:51 | 显示全部楼层
回复 3# tang66521

我打算用一个8G的PLL锁定 32GVCO,目前环路8G源采用理想信号。id=100u,二阶LF,C1=100f,C2=10p,R=25K,Kv=700M
发表于 2017-5-9 15:17:02 | 显示全部楼层
你的意思你是用8G做参考频率吗?
发表于 2017-5-9 15:22:47 | 显示全部楼层
而且你确定C1是100f?  不是100p?
发表于 2017-5-9 17:00:05 | 显示全部楼层
回复 6# tang66521


   应该没错,输入频率太高了。
发表于 2017-5-9 17:00:53 | 显示全部楼层
环路不加分频器吗
 楼主| 发表于 2017-5-9 17:39:01 | 显示全部楼层
回复 8# chenxiliang
谢谢,采用的sub sampling phase detector,没有用分频器
发表于 2017-5-9 17:44:30 | 显示全部楼层
他的VCTRL震盪頻率 跟 Loop BW 是否接近呢?
您需要登录后才可以回帖 登录 | 注册

本版积分规则

关闭

站长推荐 上一条 /2 下一条

×

小黑屋| 关于我们| 联系我们| 在线咨询| 隐私声明| EETOP 创芯网
( 京ICP备:10050787号 京公网安备:11010502037710 )

GMT+8, 2024-4-25 21:57 , Processed in 0.037447 second(s), 7 queries , Gzip On, Redis On.

eetop公众号 创芯大讲堂 创芯人才网
快速回复 返回顶部 返回列表