在线咨询
eetop公众号 创芯大讲堂 创芯人才网
切换到宽版

EETOP 创芯网论坛 (原名:电子顶级开发网)

手机号码,快捷登录

手机号码,快捷登录

找回密码

  登录   注册  

快捷导航
搜帖子
查看: 22179|回复: 61

[原创] 完全异步复位电路设计危害

[复制链接]
发表于 2017-1-17 14:41:06 | 显示全部楼层 |阅读模式

马上注册,结交更多好友,享用更多功能,让你轻松玩转社区。

您需要 登录 才可以下载或查看,没有账号?注册

x
FPGA设计中,异步复位电路是时序逻辑中最常用、很重要、也非常容易被忽视的地方。异步复位没有设计好,就会为数字系统埋下隐患。小编儿通过查阅资料,以及自己的工作体会(这里不敢用“工作经验”一词)对异步复位电路进行了一定的总结,并添加在附件中,希望能与各路大神进行探讨。

异步复位同步化.pdf

505.33 KB, 下载次数: 508 , 下载积分: 资产 -2 信元, 下载支出 2 信元

异步复位同步化

发表于 2017-1-17 16:30:41 | 显示全部楼层
谢谢楼主分享,下载看看!
发表于 2017-1-17 16:44:52 | 显示全部楼层
异步复位,同步解复位即可。
FPGA/ASIC复位有很多种设计方法,但最优的设计是:不复位。
发表于 2017-1-17 16:47:09 | 显示全部楼层
对学生很有用,一般芯片设计,在时钟和复位模块里面,已将输出到 各个IP模块的复位与时钟是同步关系了。
发表于 2017-1-17 19:09:57 | 显示全部楼层
好文章,感谢分享
发表于 2017-1-18 10:38:47 | 显示全部楼层
LOOK LOOK
发表于 2017-1-18 10:40:36 | 显示全部楼层
好文章,感谢分享
 楼主| 发表于 2017-1-18 12:16:43 | 显示全部楼层
回复 4# y23angchen 确实如此,小编儿即是从事IC设计工作,在数字IC系统中,顶层设计人员会将各个子模块的复位信号在专门的复位模块中进行同步,然后再输出到各个子模块,而各个子模块中设计人员无需考虑复位是否为异步还是同步,直接拿来用即可。
 楼主| 发表于 2017-1-18 12:18:05 | 显示全部楼层
回复 3# frank_chen203亲,开玩笑的吧。没有复位的时序电路系统你敢用吗?
发表于 2017-1-19 16:43:28 | 显示全部楼层
回复 3# frank_chen203
你厉害,反正我是不敢!
您需要登录后才可以回帖 登录 | 注册

本版积分规则

关闭

站长推荐 上一条 /3 下一条

×

小黑屋| 关于我们| 联系我们| 在线咨询| 隐私声明| EETOP 创芯网
( 京ICP备:10050787号 京公网安备:11010502037710 )

GMT+8, 2024-4-19 11:57 , Processed in 0.028550 second(s), 7 queries , Gzip On, Redis On.

eetop公众号 创芯大讲堂 创芯人才网
快速回复 返回顶部 返回列表