在线咨询
eetop公众号 创芯大讲堂 创芯人才网
切换到宽版

EETOP 创芯网论坛 (原名:电子顶级开发网)

手机号码,快捷登录

手机号码,快捷登录

找回密码

  登录   注册  

快捷导航
搜帖子
查看: 3229|回复: 9

[讨论] 为什么数字设计大家都用 DC+VCS,而不用NC+RTL COMPILER/GENUS ?

[复制链接]
发表于 2016-9-23 01:46:40 | 显示全部楼层 |阅读模式

马上注册,结交更多好友,享用更多功能,让你轻松玩转社区。

您需要 登录 才可以下载或查看,没有账号?注册

x
如题,为什么数字设计大家都用 DC+VCS,而不用NC+RTL COMPILER/GENUS ?
发表于 2016-9-23 08:22:45 | 显示全部楼层
DC 是行业标准
VCS 比较贵,不过有公司不差钱
cadence 的仿真工具也有很多人用
发表于 2016-9-23 14:49:27 | 显示全部楼层
仿真工具的话,NCverilog和VCS都常用,前后端流程工具基本上synopsys更常用,DC,TMAX,PT,ICC,formality等
发表于 2016-9-23 19:45:26 | 显示全部楼层
对RC142做过Benchmark,效果不堪入目,遂放弃。
发表于 2018-1-6 02:42:26 | 显示全部楼层
如果你只是光看syn之后的面积,那是觉得RC差太多了。但是如果考虑到P&R之后的结果,发现其实都差不多的。什么意思呢?
RC之后的面积是大,但是P&R之后增长的面积比DC给的netlist P&R之后增长得小。也就是说RC考虑的physical的因素比DC多,导致RC的面积大。
发表于 2022-4-26 10:40:10 | 显示全部楼层
cadence的工具也不错,只是用的人少
发表于 2022-4-29 13:40:55 | 显示全部楼层
一整套的东西更好
发表于 2022-4-30 14:58:09 | 显示全部楼层
我司是DC syntesis, NCveriog sign-off
发表于 2022-4-30 21:26:13 | 显示全部楼层
数字工具还是S家的用起来更顺手一些,DC的help文档写得容易读多了,至于仿真,VCS+Verdi都是S家自己的工具,天然支持的好
发表于 2022-4-30 21:27:17 | 显示全部楼层
VCS+Verdi 都是S家自己的工具,天然支持得很好,用NC+Verdi,速度上慢些不说,经常好多东西都dump不出来
您需要登录后才可以回帖 登录 | 注册

本版积分规则

关闭

站长推荐 上一条 /3 下一条

×

小黑屋| 关于我们| 联系我们| 在线咨询| 隐私声明| EETOP 创芯网
( 京ICP备:10050787号 京公网安备:11010502037710 )

GMT+8, 2024-4-18 20:43 , Processed in 0.027089 second(s), 7 queries , Gzip On, Redis On.

eetop公众号 创芯大讲堂 创芯人才网
快速回复 返回顶部 返回列表