在线咨询
eetop公众号 创芯大讲堂 创芯人才网
切换到宽版

EETOP 创芯网论坛 (原名:电子顶级开发网)

手机号码,快捷登录

手机号码,快捷登录

找回密码

  登录   注册  

快捷导航
搜帖子
查看: 5583|回复: 12

[求助] 流水线ADC中比较器参考电压波动很大

[复制链接]
发表于 2016-9-19 14:33:57 | 显示全部楼层 |阅读模式

马上注册,结交更多好友,享用更多功能,让你轻松玩转社区。

您需要 登录 才可以下载或查看,没有账号?注册

x
本帖最后由 弹弹 于 2016-9-19 14:43 编辑

你好,是这样的,我负责做一个LDO给流水线ADC比较器的参考电压给偏置,就是+-1/8+1.65的电压,就是1.775跟1.525v,是给subadc用的,我现在出的问题是这个比较器ms是时钟馈通,对参考电压波动很大,我不知道应给怎么着让这个波动变很小,求帮忙,这个比较器是4输入的,两个输入是1.775跟1.525的参考电压,两个输入是信号输入,我给的输入信号频率很小,基本上在仿真时间不变,但是clk频率是12M的,图是我跑500n的时间里,1.525跟1.775的电压差,因为是ldo给的,所以不是恒定的250m。test是我让这个ldo驱动38个比较器(图中只有一个比较器)

比较器电路

比较器电路

ldo加比较器的test电路

ldo加比较器的test电路

ldo输出电压1.775-1.525

ldo输出电压1.775-1.525
发表于 2016-9-19 16:24:46 | 显示全部楼层
先检查仿真步长和精度的设置吧,这样的波形看的不难受?
 楼主| 发表于 2016-9-19 20:49:16 | 显示全部楼层
回复 2# fuyibin


   不好意思,现在跑的是最高精度,初步判断是输入管的漏端电压波动程度基本跟clk差不多,所以影响了输入参考电压,正在想办法换结构
1775——1525.png
 楼主| 发表于 2016-9-19 20:51:40 | 显示全部楼层
现在再跑这个ldo加adc的仿真,不知道掉多少,我用的是9级1.5bit的加一级flash
发表于 2016-9-20 01:54:57 | 显示全部楼层
善用電容器來穩壓。或者設計讓電壓源的阻抗在12MHZ的頻點是很小的。
发表于 2016-9-20 05:21:04 | 显示全部楼层
xuexixuexi
发表于 2016-9-20 09:34:03 | 显示全部楼层
要用buffer,不能用LDO
 楼主| 发表于 2016-9-20 10:22:17 | 显示全部楼层
回复 5# vint019


    问一下,你们用的电容器是片内的吗?我们用的ibm0.18工艺,版图最大电容是400p,400p并不能很好的稳压,感觉得到uF级别
 楼主| 发表于 2016-9-20 10:24:46 | 显示全部楼层
回复 7# xuriver2012


    你好,你说的buffer是单位缓冲器吗?感觉还不如ldo的结构啊,还是啥结构呢?草鸡最近才接触ldo跟adc,很多不懂请指教
 楼主| 发表于 2016-9-21 14:31:40 | 显示全部楼层
我用之前的ldo生成的5个参考电压接在了10bit12M的pipelineadc上,clk生成后有高达500p的上升时间,结果跑出来有9.7bit????按理说我这个参考电压波动这么大应该有很大的影响的啊,这个图是我以每83.3333ns采样的参考电压(如果看全部时间的话,这个参考电压波动更大),,问一下前辈们,这样的电压真的不怎么影响adc的精度吗? ldo最终输出波形 onchipcap.png
您需要登录后才可以回帖 登录 | 注册

本版积分规则

关闭

站长推荐 上一条 /2 下一条

小黑屋| 关于我们| 联系我们| 在线咨询| 隐私声明| EETOP 创芯网
( 京ICP备:10050787号 京公网安备:11010502037710 )

GMT+8, 2024-4-25 22:58 , Processed in 0.034160 second(s), 9 queries , Gzip On, Redis On.

eetop公众号 创芯大讲堂 创芯人才网
快速回复 返回顶部 返回列表