在线咨询
eetop公众号 创芯大讲堂 创芯人才网
切换到宽版

EETOP 创芯网论坛 (原名:电子顶级开发网)

手机号码,快捷登录

手机号码,快捷登录

找回密码

  登录   注册  

快捷导航
搜帖子
查看: 4784|回复: 21

[求助] PLL使用XOR作为鉴相器后无法锁定

[复制链接]
发表于 2016-8-22 11:22:40 | 显示全部楼层 |阅读模式

马上注册,结交更多好友,享用更多功能,让你轻松玩转社区。

您需要 登录 才可以下载或查看,没有账号?注册

x
目前在设计一个新架构的PLL,采用的XOR为鉴相器,simulink建模以后在目标频率左右0.5G范围内可以锁定,但是实际电路用cadence做瞬态仿真就无法锁定。
所以想要请教一下以XOR为鉴相器的架构锁频范围如何确定的?为何实际电路无法锁定,该如何修改?
希望各位大虾不吝赐教
 楼主| 发表于 2016-8-22 17:08:38 | 显示全部楼层
顶一下
 楼主| 发表于 2016-8-23 09:20:04 | 显示全部楼层
怎么分析啊?
发表于 2016-8-23 09:40:17 | 显示全部楼层
回复 1# 最初的梦想


   架构图都没有
发表于 2016-8-23 14:51:26 | 显示全部楼层
不清楚你这个xor是个什么样的,如果只是一个异或门,首先不知道你目标频率是多少,xor可能会锁定到目标频率的谐波上去,另外xor pd对输入信号占空比比较敏感,可能需要对参考和反馈信号做一次二分频保证有50%占空比。
 楼主| 发表于 2016-8-23 15:28:07 | 显示全部楼层
回复 5# shadow_cuk


    多谢指点,目标频率大约3G,simulink仿真低于2.5G就会无法锁定,所以感觉并不是锁定在谐波频率上,不知道怎么修改。


而且cadence里实际电路搭出来我初始频率给多少都没法锁定
 楼主| 发表于 2016-8-23 15:32:00 | 显示全部楼层
回复 4# semico_ljj


    我贴上simulink的model,麻烦帮我看一下鉴频范围怎么提升~ {I`F[VWUSEB4WHVV{%_L($S.png
发表于 2016-8-23 15:46:44 | 显示全部楼层
回复 7# 最初的梦想


这个属于I型pll,频率捕获范围有限,怎么推导我不知道,基本没见过有用这种类型的架构。
贴一段《射频微电子》上的评论

Second, the simple PLL suffers from a limited “acquisition range,” e.g., if the VCO
frequency and the input frequency are very different at the startup, the loop may never
“acquire” lock. 2 Without delving into the process of lock acquisition, we wish to avoid this
issue completely so that the PLL always locks.


很简单,lpf那边加个积分器,改成II型的。
发表于 2016-8-23 15:47:23 | 显示全部楼层
顶两下
 楼主| 发表于 2016-8-23 16:01:09 | 显示全部楼层
回复 8# shadow_cuk


    多谢,这个确实是一类PLL,锁定范围有限,目前simulink的锁定范围也可以接受,但是在cadence里就不行了,完全锁定不了
您需要登录后才可以回帖 登录 | 注册

本版积分规则

关闭

站长推荐 上一条 /2 下一条

×

小黑屋| 关于我们| 联系我们| 在线咨询| 隐私声明| EETOP 创芯网
( 京ICP备:10050787号 京公网安备:11010502037710 )

GMT+8, 2024-4-26 00:07 , Processed in 0.031340 second(s), 8 queries , Gzip On, Redis On.

eetop公众号 创芯大讲堂 创芯人才网
快速回复 返回顶部 返回列表