在线咨询
eetop公众号 创芯大讲堂 创芯人才网
切换到宽版

EETOP 创芯网论坛 (原名:电子顶级开发网)

手机号码,快捷登录

手机号码,快捷登录

找回密码

  登录   注册  

快捷导航
搜帖子
楼主: 杰克淡定

[原创] Verilog基本电路设计之二(时钟无缝切换)

[复制链接]
 楼主| 发表于 2017-1-5 19:31:48 | 显示全部楼层
回复 38# novel_qin


   不明白你说的交叠是什么意思。无缝切换直观点说是无毛刺切换,本质意义是指切换过程中,不能产生比被切换的两个时钟频率都高的时钟,但允许出现比被切换时钟频率都低的时钟,以保障电路工作的安全稳定。
发表于 2017-1-10 09:23:12 | 显示全部楼层
必须点赞
发表于 2017-1-10 20:35:14 | 显示全部楼层
根据楼主的代码画的电路图,供参考 啊啊.png
发表于 2017-1-10 20:37:32 | 显示全部楼层
以及对应的波形图 BBB.png
发表于 2017-1-10 21:10:14 | 显示全部楼层
回复 1# 杰克淡定
LZ,很6么,这种帖子已收,抓紧学习
发表于 2017-3-1 11:17:35 | 显示全部楼层
回复 44# xiaogou1233


好赞!
发表于 2017-3-16 21:02:06 | 显示全部楼层
回复 11# 杰克淡定

你好,看了你的帖子受益匪浅,谢谢了。不过我还有一个小小的疑问,希望你能帮我解答一下。
你说到:part2和part4部分的作用:1、如果part5用与逻辑做gating,保留part2和part4的反相沿设计初步避免时钟gating毛刺;
我的问题是: 为什么反相沿设计可以初步避免时钟gating毛刺呢?
我的理解是:难道不应该是上升沿设计才能避免选择信号和时钟不是往相反的方向变化,从而才能避免毛刺吗?
甚是不解,求解答,谢谢了!
 楼主| 发表于 2017-3-16 21:12:45 | 显示全部楼层
回复 47# billlowe

如果是CLK上升沿拍出一个EN信号,实际EN信号相对上升沿肯定有一定延迟,当与CLK做与逻辑得到gating出来的时钟,会导致EN变1的那个周期的时钟高电平被削短,EN变0的那个周期的时钟产生高电平尖峰毛刺。你画一下时序结果就出来了
发表于 2017-3-16 21:43:42 | 显示全部楼层
回复 48# 杰克淡定


   大概是明白了,之前我没有去考虑EN信号由高变低的情况了,谢谢!
发表于 2017-4-14 16:57:35 | 显示全部楼层
Modelsim仿真的话能把毛刺仿出来么。
您需要登录后才可以回帖 登录 | 注册

本版积分规则

关闭

站长推荐 上一条 /1 下一条

×

小黑屋| 关于我们| 联系我们| 在线咨询| 隐私声明| EETOP 创芯网
( 京ICP备:10050787号 京公网安备:11010502037710 )

GMT+8, 2024-3-28 21:10 , Processed in 0.027507 second(s), 8 queries , Gzip On, Redis On.

eetop公众号 创芯大讲堂 创芯人才网
快速回复 返回顶部 返回列表