在线咨询
eetop公众号 创芯大讲堂 创芯人才网
切换到宽版

EETOP 创芯网论坛 (原名:电子顶级开发网)

手机号码,快捷登录

手机号码,快捷登录

找回密码

  登录   注册  

快捷导航
搜帖子
查看: 7387|回复: 19

[求助] 晶体振荡器设计

[复制链接]
发表于 2014-12-27 17:20:04 | 显示全部楼层 |阅读模式

马上注册,结交更多好友,享用更多功能,让你轻松玩转社区。

您需要 登录 才可以下载或查看,没有账号?注册

x
设计晶体如图,没加AGC,仿真输出波形如图 K9`J]490L(IIE9OOC~CM09G.png cry.jpg

加了AGC之后也就是如图电路图中的regulator之后,仿真输出波形如图 F~FU1%B[~OI}`CT%%9MRE}N.png cry1.jpg


两种情况都可以产生稳定的输出方波,并且两种情况输出频率精度也一致,相位噪声也一样,那请问在晶体振荡器的设计中为什么还要多加一个AGC这样的自动限幅电路呢?   是不是为了稳定输出频率即稳定输出频率牵引因子,抗PVT????求大神解答,不胜感激!!
发表于 2014-12-27 19:25:31 | 显示全部楼层
你的第一张图上仿真用的是理想电流源吗
发表于 2014-12-27 20:18:12 | 显示全部楼层
功耗啊
 楼主| 发表于 2014-12-27 20:51:41 | 显示全部楼层
回复 2# sea11038


  不是,用的PMOS管,然后在栅极给一个偏置电压
 楼主| 发表于 2014-12-27 20:56:52 | 显示全部楼层
回复 3# lwjee


   谢谢你的回复,我起振阶段上面偏置电流比较大,目的是为了顺利起振,稳定之后通过调节偏置电压使电流减小,所以稳定之后的电流小相对来讲就可以减小功耗,功耗消耗比较大的地方其实是起振阶段,因为电流大。稳定之后功耗就小了。  所以整体看来可以大大降低功耗。请问你的意思是这样的吗????
发表于 2014-12-27 21:21:13 | 显示全部楼层
回复 5# 何平


   对的。
 楼主| 发表于 2014-12-28 15:19:18 | 显示全部楼层
回复 6# lwjee


   谢谢你,我还有一个疑问一直搞不懂,为什么晶振起振要这么长,甚至长到几ms,电源上电,放大管的跨导迅速升至起振所需要的跨导值,应该会立即起振啊,为什么前面这么长一段的时间都是直线呢???  求大神指教
发表于 2014-12-28 20:06:58 | 显示全部楼层
回复 7# 何平


   前面是靠电路噪声的,电路噪声水平大点启动会快点。由于Q值很高启动总是很慢的。
发表于 2014-12-29 09:25:17 | 显示全部楼层
LZ晶振的模型参数是什么样的。我网上down的很多参数模型都无法起振,必须认为的修改才行。
发表于 2014-12-29 09:39:42 | 显示全部楼层
赞一个。
您需要登录后才可以回帖 登录 | 注册

本版积分规则

关闭

站长推荐 上一条 /3 下一条

×

小黑屋| 关于我们| 联系我们| 在线咨询| 隐私声明| EETOP 创芯网
( 京ICP备:10050787号 京公网安备:11010502037710 )

GMT+8, 2024-4-20 23:17 , Processed in 0.030714 second(s), 7 queries , Gzip On, Redis On.

eetop公众号 创芯大讲堂 创芯人才网
快速回复 返回顶部 返回列表