在线咨询
eetop公众号 创芯大讲堂 创芯人才网
切换到宽版

EETOP 创芯网论坛 (原名:电子顶级开发网)

手机号码,快捷登录

手机号码,快捷登录

找回密码

  登录   注册  

快捷导航
搜帖子
楼主: JoyShockley

[讨论] 关于Analog/Mixed-Signal Verification, Behavior Modeling的讨论

[复制链接]
发表于 2014-11-20 09:42:02 | 显示全部楼层
Verilog-A is answer
 楼主| 发表于 2014-11-20 20:36:33 | 显示全部楼层
回复 11# huminsky


    In conclusion, modeling AMS components using Event-Driven modeling techniques in order to significantly increase the simulation speed requires having all of the design written in digital and using Event-Driven modeling techniques. Having any portion of the design at the transistor level or written in AMS HDL languages (Verilog-AMS) will degrade the simulation speed significantly, down to the same order of magnitude as any AMS simulation.
发表于 2014-11-21 10:35:32 | 显示全部楼层
看看是否有帮助,谢谢!
 楼主| 发表于 2014-11-21 23:08:10 | 显示全部楼层
有新的更新,见1L
发表于 2014-11-22 11:20:56 | 显示全部楼层
不错,学习了
发表于 2014-11-22 11:28:44 | 显示全部楼层
不错,学习了
发表于 2014-11-30 12:59:36 | 显示全部楼层
谢谢分享
发表于 2014-11-30 14:07:00 | 显示全部楼层
mark 下
发表于 2014-12-2 15:02:55 | 显示全部楼层




Good!   这个还是很有必要的!
MATLAB建模主要是系统级别的,验证架构、系统的性能和可行性。但在具体的电路block设计完成后,如果不能把analog和digtial放在一起进行功能验证,一些逻辑、控制、不同电源、内部电源(例如LDO),初始化,电路不同条件下的工作过程、功能,analog/digtial借口交互行为不能验证的话,完成靠手工分析,很容易遗漏或者出错,尤其是电路规模很大的时候。
           上周刚完成一个新系统的设计和验证工作。 基本情况如下:
     analog circuit+Verilog仿真,显示需要时间约15~20天,中断仿真,直接放弃了!
     替换analog中的oscillator和DFF触发器,使用verilog-A实现,需要时间2~3天!  也放弃了
     把analog中的oscillator和DFF使用verilog实现,analog中所有涉及到clock的block,例如charge pump,都用行为级verilog-A描述,时钟不参与操作,大大减少了模拟器计算的次数,仿真时间约2~3小时。
发表于 2014-12-3 09:08:45 | 显示全部楼层
good topic.
您需要登录后才可以回帖 登录 | 注册

本版积分规则

关闭

站长推荐 上一条 /3 下一条

×

小黑屋| 关于我们| 联系我们| 在线咨询| 隐私声明| EETOP 创芯网
( 京ICP备:10050787号 京公网安备:11010502037710 )

GMT+8, 2024-4-19 08:18 , Processed in 0.027079 second(s), 5 queries , Gzip On, Redis On.

eetop公众号 创芯大讲堂 创芯人才网
快速回复 返回顶部 返回列表