在线咨询
eetop公众号 创芯大讲堂 创芯人才网
切换到宽版

EETOP 创芯网论坛 (原名:电子顶级开发网)

手机号码,快捷登录

手机号码,快捷登录

找回密码

  登录   注册  

快捷导航
搜帖子
查看: 8426|回复: 13

[原创] Xilinx Zynq 与Altera Soc对比

[复制链接]
发表于 2013-12-4 10:58:41 | 显示全部楼层 |阅读模式

马上注册,结交更多好友,享用更多功能,让你轻松玩转社区。

您需要 登录 才可以下载或查看,没有账号?注册

x
最近预研一个新项目,正在调研采用Xilinx Zynq系列还是Altera Soc Cyclone V系列。
以后有什么收获随时更新,更欢迎大家提供建议。
 楼主| 发表于 2013-12-4 11:05:32 | 显示全部楼层
本帖最后由 hawk_eagle 于 2013-12-4 11:53 编辑

需要的外设:USB2.0、Ethernet 10/100、SD/TF Card、FLASH、SATA、GPIO。
Xilinx Zynq系列和Altera Soc系列暂且用最低端型号做对比。
 楼主| 发表于 2013-12-4 11:34:43 | 显示全部楼层
二者的ARM都是Cortex-A9,版本r3p0。
细节先不管了,以后再看。
 楼主| 发表于 2013-12-4 11:50:54 | 显示全部楼层
本帖最后由 hawk_eagle 于 2013-12-4 12:02 编辑

ARM频率对比
Altera的Cyclone V
cv_hps_clock.png
Xilinx Zynq的XC7Z010/20
zynq_clock.png
XC7Z030/45
zynq_clock2.png
 楼主| 发表于 2013-12-4 15:02:19 | 显示全部楼层
SDRAM/DDR内存控制器
都支持DDR2、DDR3、LPDDR2
Cyclone V 总数据位宽支持8、16、16+ECC、32、32+ECC
cv_ddr_clk.png
Zynq支持8、16、32位宽器件,总数据位宽支持16、32,只能在有效数据位宽是16时使用ECC
XC7Z010/20
zynq_ddr_1.png
zynq_ddr_2.png
XC7Z030/45
zynq_ddr_3.png
发表于 2015-3-19 10:06:06 | 显示全部楼层
得出什么结论了?
发表于 2015-3-19 10:39:07 | 显示全部楼层
回复 1# hawk_eagle


   讚讚讚讚
发表于 2015-11-19 16:39:26 | 显示全部楼层
发表于 2015-11-20 13:46:47 | 显示全部楼层
过来看看
发表于 2015-11-20 14:47:26 | 显示全部楼层
学习下...
您需要登录后才可以回帖 登录 | 注册

本版积分规则

关闭

站长推荐 上一条 /1 下一条

×

小黑屋| 关于我们| 联系我们| 在线咨询| 隐私声明| EETOP 创芯网
( 京ICP备:10050787号 京公网安备:11010502037710 )

GMT+8, 2024-3-28 18:19 , Processed in 0.030506 second(s), 10 queries , Gzip On, Redis On.

eetop公众号 创芯大讲堂 创芯人才网
快速回复 返回顶部 返回列表