在线咨询
eetop公众号 创芯大讲堂 创芯人才网
切换到宽版

EETOP 创芯网论坛 (原名:电子顶级开发网)

手机号码,快捷登录

手机号码,快捷登录

找回密码

  登录   注册  

快捷导航
搜帖子
查看: 12503|回复: 17

[求助] VCO振荡问题

[复制链接]
发表于 2013-4-2 15:43:46 | 显示全部楼层 |阅读模式

马上注册,结交更多好友,享用更多功能,让你轻松玩转社区。

您需要 登录 才可以下载或查看,没有账号?注册

x
VCO瞬态仿真不起振,但是PSS起振,PSS的两端差分输出电压幅值250mV,10G,设置了maxstep=2p,想请问一下怎么回事?
发表于 2013-4-5 03:55:04 | 显示全部楼层
 楼主| 发表于 2013-4-7 10:04:53 | 显示全部楼层
回复 2# ygchen2

请问一下,怎么设置initial ?谢谢~
发表于 2013-4-7 11:17:21 | 显示全部楼层
用的是那种结构VCO?
发表于 2013-4-7 15:27:50 | 显示全部楼层
如果tran的maxstep设置了2ps跑个50ns还看不到振荡,你必须检查你的小信号起振条件。LC VCO就要检查LC回路Q值以及-gm;Ring的也要检查loop gain。
设置initial condition不是问题根本所在。小信号起振条件控制合理,不需要initial condition一般都能起振。
 楼主| 发表于 2013-4-7 15:39:40 | 显示全部楼层
回复 4# ygchen2

LC-VCO
 楼主| 发表于 2013-4-7 16:07:22 | 显示全部楼层
回复 5# scpuke


   嗯,我是把两个耦合的VCO拆开仿,原理上来讲不应该震荡,但是PSS震荡了,是设计问题吗?
发表于 2013-4-7 18:01:04 | 显示全部楼层
瞬态加kick了吗?
发表于 2013-4-8 23:04:00 | 显示全部楼层
本帖最后由 ygchen2 于 2013-4-8 23:18 编辑


如果tran的maxstep设置了2ps跑个50ns还看不到振荡,你必须检查你的小信号起振条件。LC VCO就要检查LC回路Q值 ...
scpuke 发表于 2013-4-7 15:27



#5楼说的也可能很在多情况下是对的。
我本来是想说,即使设计没问题的VCO,在仿真时也还是可能看到不起振的情况,此时做正确的initial可以避免仿真中出现的不起振的情况,实际中由于器件噪声等所引入的扰动总是存在的,所以这种情况在实际中不是问题。
排除了仿真可能造成的假象后,还是不振,就真的需要去检查设计本身是否有问题了。PSS仿真可以起振,看起来VCO本身很可能是可以振起来的,所以适当的initial或者加楼上所说的Kick可能会帮助Tran仿真时起振。如果看到起振后,振荡再逐渐消失,那就肯定是VCO本身的问题了。
 楼主| 发表于 2013-4-24 11:34:02 | 显示全部楼层
回复 8# 吾老公


    请问kick怎么加?
您需要登录后才可以回帖 登录 | 注册

本版积分规则

关闭

站长推荐 上一条 /2 下一条

×

小黑屋| 关于我们| 联系我们| 在线咨询| 隐私声明| EETOP 创芯网
( 京ICP备:10050787号 京公网安备:11010502037710 )

GMT+8, 2024-4-25 19:02 , Processed in 0.045285 second(s), 8 queries , Gzip On, Redis On.

eetop公众号 创芯大讲堂 创芯人才网
快速回复 返回顶部 返回列表