在线咨询
eetop公众号 创芯大讲堂 创芯人才网
切换到宽版

EETOP 创芯网论坛 (原名:电子顶级开发网)

手机号码,快捷登录

手机号码,快捷登录

找回密码

  登录   注册  

快捷导航
搜帖子
查看: 9854|回复: 32

[求助] 差分CML输出缓冲问题

[复制链接]
发表于 2012-9-24 16:20:01 | 显示全部楼层 |阅读模式

马上注册,结交更多好友,享用更多功能,让你轻松玩转社区。

您需要 登录 才可以下载或查看,没有账号?注册

x
本帖最后由 nervalt 于 2012-9-24 16:21 编辑

2012-09-24_160523.jpg
如图是数据输出缓冲电路,我用cadence仿真时,数据输入用的正弦波,发现最后输出总是摆幅非常小,试着换成两级后也是如此
111.jpg
图中,粉色是数据输入,黄色是第一级输出,蓝色是第二级,白色是最后输出。
本人菜鸟,望高手指点,谢谢!
发表于 2012-9-24 16:46:38 | 显示全部楼层
首先检查直流偏置对不对!
 楼主| 发表于 2012-9-24 18:14:05 | 显示全部楼层
回复 2# semico_ljj


    调了,都在饱和区
发表于 2012-9-24 19:06:08 | 显示全部楼层
这种全差分结构不是需要CMFB的嘛
发表于 2012-9-24 19:49:08 | 显示全部楼层
回复 3# nervalt

怎么会变小呢?照理不会啊?这类结构很常见
发表于 2012-9-24 19:50:32 | 显示全部楼层
回复 4# 圣智归来

不需要,它是放大数字信号,不是有固定增益的反馈
发表于 2012-9-24 19:56:44 | 显示全部楼层
你说“,试着换成两级后也是如此”,有点奇怪,请列出你的第一级和第二级的Ibias,器件参数还有电阻数值
发表于 2012-9-24 19:58:23 | 显示全部楼层
奥,是你的“电容”的问题!你的电容的容抗Zcap>>Rload(50Ohm),所以衰减了
 楼主| 发表于 2012-9-24 20:12:35 | 显示全部楼层
回复 8# semico_ljj


    负载电阻用的5K,但为什么不管两级或三级都是最后一级才衰减啊?
发表于 2012-9-24 20:35:45 | 显示全部楼层
为什么你第一级第二级的高都没到VDD?差分对管的gate都没有被充满电吧
您需要登录后才可以回帖 登录 | 注册

本版积分规则

关闭

站长推荐 上一条 /3 下一条

小黑屋| 关于我们| 联系我们| 在线咨询| 隐私声明| EETOP 创芯网
( 京ICP备:10050787号 京公网安备:11010502037710 )

GMT+8, 2024-4-25 02:58 , Processed in 0.031031 second(s), 9 queries , Gzip On, Redis On.

eetop公众号 创芯大讲堂 创芯人才网
快速回复 返回顶部 返回列表