在线咨询
eetop公众号 创芯大讲堂 创芯人才网
切换到宽版

EETOP 创芯网论坛 (原名:电子顶级开发网)

手机号码,快捷登录

手机号码,快捷登录

找回密码

  登录   注册  

快捷导航
搜帖子
查看: 1568|回复: 0

[求助] DSP仿真结果异常,求帮助!

[复制链接]
发表于 2012-7-2 14:37:14 | 显示全部楼层 |阅读模式
0资产
我验证的模块是FPGA中的一个dsp,使用NC+HSIM的co-simulation方法。但仿真出来的结果比Xilinx给出的spec快很多(逆向,你懂得),比如‘输入到输出的延迟’这个指标,Xilinx给出的是4.4n,而我仿真出来只有2.0n! 现已排除如下原因:
1. 配置问题。配置是正确的,因为仿真结果在功能上完全正确。
2.仿真工具问题。我用spice跑了一下,结果和hsim跑出来的一样,所以也不是hsim的精度问题。
3.工艺问题。虽然工艺比Xilinx的小一点,但其它模块的仿真结果与Xilinx的比,都是偏慢一些。所以这个DSP也应该偏慢一些。
4.寄生参数问题。已将版图后提取的寄生参数(SPEF文件)添加进去了,因为从hsim.report中看到所有线都对上了,并且我也对比了添加寄生参数前后的仿真结果:不添加寄生参数是1.3n;添加后是2.0n。

      除了以上这些,我想不出其它可能导致仿真结果异常(偏快)的原因了。还请各位大侠帮帮忙,小弟不胜感激!!!
您需要登录后才可以回帖 登录 | 注册

本版积分规则

关闭

站长推荐 上一条 /3 下一条

×

小黑屋| 关于我们| 联系我们| 在线咨询| 隐私声明| EETOP 创芯网
( 京ICP备:10050787号 京公网安备:11010502037710 )

GMT+8, 2024-4-23 22:36 , Processed in 0.025932 second(s), 7 queries , Gzip On, Redis On.

eetop公众号 创芯大讲堂 创芯人才网
快速回复 返回顶部 返回列表