在线咨询
eetop公众号 创芯大讲堂 创芯人才网
切换到宽版

EETOP 创芯网论坛 (原名:电子顶级开发网)

手机号码,快捷登录

手机号码,快捷登录

找回密码

  登录   注册  

快捷导航
搜帖子
12
返回列表 发新帖
楼主: wuchuanqi

[求助] 做lvs遇到一怪异问题,求高手解答!!

[复制链接]
发表于 2011-8-23 11:32:23 | 显示全部楼层
觉得7楼的答案可能性大!
发表于 2011-8-23 12:07:17 | 显示全部楼层
路过路过
发表于 2011-8-26 17:29:05 | 显示全部楼层
这个还是很有可能的,比如子模块和TOP层上有逻辑连接关系一样的器件,这时候就会报属性的错误。这类错误在加MOS DUMMY的时候很常见。
不知道你们能看懂否。。。
发表于 2011-9-28 15:13:19 | 显示全部楼层
用Hcell run一下就才看出来是哪儿的错了!
发表于 2011-9-28 19:02:56 | 显示全部楼层
回复 13# hujiangtao007


    能说具体点么?很好奇~
发表于 2011-9-29 11:05:29 | 显示全部楼层
14搂说得很有道理,就像你在好多子模块下有vdd到gnd的mos电容,而在layout top层上也可能有。这个时候你可能只是在top上将cdl设置成一样的属性,top lvs match ,但是子模块的lvs还是有可能不匹配的。因为这种mos cap并不会影响你的整个芯片的逻辑关系。
发表于 2011-11-2 15:07:12 | 显示全部楼层
可能是整体布局时出了点问题 注意检查下就行了
发表于 2011-11-2 22:31:31 | 显示全部楼层
ERC还是一定要清的啊。肯定是连接有问题
发表于 2017-6-8 13:32:28 | 显示全部楼层
您需要登录后才可以回帖 登录 | 注册

本版积分规则

关闭

站长推荐 上一条 /3 下一条

小黑屋| 关于我们| 联系我们| 在线咨询| 隐私声明| EETOP 创芯网
( 京ICP备:10050787号 京公网安备:11010502037710 )

GMT+8, 2024-4-18 16:20 , Processed in 0.036220 second(s), 8 queries , Gzip On, Redis On.

eetop公众号 创芯大讲堂 创芯人才网
快速回复 返回顶部 返回列表