在线咨询
eetop公众号 创芯大讲堂 创芯人才网
切换到宽版

EETOP 创芯网论坛 (原名:电子顶级开发网)

手机号码,快捷登录

手机号码,快捷登录

找回密码

  登录   注册  

快捷导航
搜帖子
楼主: shaolongliu.pku

[讨论] 关于serdes中PLL,CDR的 jitter peaking的问题

[复制链接]
发表于 2010-12-1 11:19:32 | 显示全部楼层
good article
发表于 2010-12-1 13:21:31 | 显示全部楼层




C2用10nF?那得要多大的面积?难道是用的片外的LPF?
另外b=C2/C1= ?
发表于 2010-12-1 16:23:09 | 显示全部楼层
Good !继续。。。
发表于 2010-12-1 17:24:14 | 显示全部楼层
ding !!!!!!!!!!!
发表于 2010-12-2 15:33:33 | 显示全部楼层
谢谢啦
发表于 2010-12-2 16:52:34 | 显示全部楼层
大牛不在了。
发表于 2010-12-3 07:54:49 | 显示全部楼层
Q of loop is way high.
发表于 2010-12-8 13:26:43 | 显示全部楼层
学习了~~
发表于 2010-12-9 11:18:38 | 显示全部楼层
xiexie!
发表于 2010-12-14 00:21:45 | 显示全部楼层
谢谢。。学习
您需要登录后才可以回帖 登录 | 注册

本版积分规则

关闭

站长推荐 上一条 /1 下一条

小黑屋| 关于我们| 联系我们| 在线咨询| 隐私声明| EETOP 创芯网
( 京ICP备:10050787号 京公网安备:11010502037710 )

GMT+8, 2024-3-28 18:24 , Processed in 0.027282 second(s), 5 queries , Gzip On, Redis On.

eetop公众号 创芯大讲堂 创芯人才网
快速回复 返回顶部 返回列表